本人编写的FPGA光电编码器输入模块,没有实验,但仿真基本实现,希望有参考价值.
上传时间: 2013-09-03
上传用户:s363994250
利用VHDL语言编写的一个crc功能模块,可下载到FPGA实现功能
上传时间: 2013-09-03
上传用户:王庆才
常用键盘消抖模块——VHDL源程序!!!对vhdl编程的人具有很大的帮助,不可不看 \r\n
上传时间: 2013-09-03
上传用户:hzakao
大型设计中FPGA的多时钟设计策略,很详细的描述了在FPGA设计中时钟设计的方法
上传时间: 2013-09-04
上传用户:妄想演绎师
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。
上传时间: 2013-09-04
上传用户:yelong0614
微功率无线模块、小功率无线数传模块、远距离无线通信模块、数传电台、远距离无线通信基站以及无线通信收发器等系列产品,产品主要有无线数传模块、无线通信模块、无线通讯模块、无线收发模块、无线模块、无线射频模块等等。
上传时间: 2013-09-05
上传用户:yqs138168
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。
上传时间: 2013-09-06
上传用户:zhuimenghuadie
用maxplus2实现的一种通用逻辑模块,背景是一个基于dsp的嵌入式开发板,上面的逻辑模块全用cpld实现。此模块可以供以后的嵌入式开发作参考。
上传时间: 2013-09-06
上传用户:懒龙1988
C语言编写的时钟程序 在VC中可实现的源代码
上传时间: 2013-09-11
上传用户:zjwangyichao
VB上位机程序控制DS1302时钟的proteus仿真
上传时间: 2013-09-24
上传用户:tdyoung