附件中资料时模拟时钟方面的信息,可用单片机仿真软件仿真。
标签: 附件 模拟 时钟 方面
上传时间: 2013-08-26
上传用户:marten
基于FPGA的新型数据位同步时钟提取(CDR)实现方法
标签: FPGA CDR 数据 位同步时钟
上传时间: 2013-08-28
上传用户:huyahui
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
标签: Verilog DDS 正弦信号发生器 模块
上传用户:asdfasdfd
FPGA的时钟详细讲解,可以让你更加熟悉的了解FPGA的时钟设计。
标签: FPGA 时钟
上传时间: 2013-08-29
上传用户:1101055045
fpga cpld 常见模块设计,包括基于fpga 的全数字锁向环,基于fpga cpld 的半整数分频器的设计等,很有用
标签: fpga cpld 模块设计
上传时间: 2013-08-30
上传用户:mhp0114
FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
标签: FPGA 时钟 分
上传用户:432234
CPLD、FPGA在EL显示模块及接口电路中的应用,cpld实现数字电路取代,fpga取代液晶显示专用控制芯片。
标签: CPLD FPGA 显示模块 接口电路
上传时间: 2013-08-31
上传用户:181992417
CPLD/FPGA设计中的时钟应用讲解 及其实例
标签: CPLD FPGA 时钟
上传时间: 2013-09-01
上传用户:3到15
一个很好的VHDL实现的功能模块程序,希望你可以用的上!
标签: VHDL 模块 程序
上传时间: 2013-09-02
上传用户:gxy670166755
采用MaxPlusII写的一个小时钟程序,也是供初学参考。呵呵。注///版主,开发环境里面没有MaxPlusII.
标签: MaxPlusII 时钟程序
上传用户:lo25643