基于FPGA的自治型SPWM波形发生器的设计
基于FPGA的自治型SPWM波形发生器的设计!正弦脉宽调制(SPWM)技术在以电压源逆变电路为核心的电力电子装置中有着广泛的应用,如何产生SPWM脉冲序列及其实现手段是PWM技术的关键。大家共同探讨哈...
基于FPGA的自治型SPWM波形发生器的设计!正弦脉宽调制(SPWM)技术在以电压源逆变电路为核心的电力电子装置中有着广泛的应用,如何产生SPWM脉冲序列及其实现手段是PWM技术的关键。大家共同探讨哈...
VHDL语言编写的时钟显示代码,简短而又易懂,个人觉得很不错...
FPGA异步时钟设计中的同步策略,需要...
通过fpga产生时钟的VHDL源码,QII7.1下调试通过...
附件中资料时模拟时钟方面的信息,可用单片机仿真软件仿真。...
用FPGA实现任意波形发生器的源代码,另外还包括FPGA实现UART,从而与MCU实现串行通信。...
基于FPGA的新型数据位同步时钟提取(CDR)实现方法...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...
FPGA的时钟详细讲解,可以让你更加熟悉的了解FPGA的时钟设计。...
FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析....