虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

时钟分频

  • 数字锁相环实现源码

    数字锁相环实现源码,有很大的参考价值。 由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成.

    标签: 数字锁相环 源码

    上传时间: 2014-01-04

    上传用户:zq70996813

  • 占用资源少的verilog HDL uart接口;采用固定波特率115200

    占用资源少的verilog HDL uart接口;采用固定波特率115200,可以修改程序中的分频来修改波特率,模式为1个启始位,8位数据位,1个停止位;带1字节缓存;当缓存空时输出空信号

    标签: verilog 115200 uart HDL

    上传时间: 2013-12-28

    上传用户:kikye

  • VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写

    VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写, 意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容是在简要介绍了VHDL语言的一些基本语法和概念后,进一步应用VHDL,在MAX+plusII 的环境下设计一个电子钟,最后通过仿真出时序图实现预定功能。电子钟的时间显示用到了七段数码管(或称七段显示器)的电路设计,内部的时间控制输出则用到了各种设计,包括:加法计数器,扫描电路,控制秒、分、时的分频电路,各种数制的转换。

    标签: Description Integrated Hardware Language

    上传时间: 2016-03-08

    上传用户:hwl453472107

  • 采用Verilog HDL语言编写的交通灯控制系统

    采用Verilog HDL语言编写的交通灯控制系统,这是一个完整的毕设课题,分别有分频、显示译码、倒计时和动态显示驱动模块,实用价值很高,

    标签: Verilog HDL 语言 编写

    上传时间: 2016-03-21

    上传用户:R50974

  • Verilog 实现9999计数

    Verilog 实现9999计数,内有分频模块,计数模块,译码,动态显示扫描等,用数码显示,

    标签: Verilog 9999

    上传时间: 2016-03-30

    上传用户:a6697238

  • PROTEUS仿真用单片机系统板 系统资源丰富: ★ 内置RAM 32KB模块 ★ 内置8位动态数码显示模块 ★ 内置8X8点阵显示模块 ★ 4位静态数码显示模块 ★ 4位级联的74LS1

    PROTEUS仿真用单片机系统板 系统资源丰富: ★ 内置RAM 32KB模块 ★ 内置8位动态数码显示模块 ★ 内置8X8点阵显示模块 ★ 4位静态数码显示模块 ★ 4位级联的74LS164串并转换模块 ★ 内置8通道8位A/D转换 ★ 内置8位D/A转换 ★ 内置2路SPI和I2C总线接口 ★ 内置4路1-Wire总线接口 ★ 内置4X4矩阵式键盘 ★ 内置4路独立式键盘 ★ 内置4路拨动开关 ★ 内置8位LED发光二极管 ★ 内置3路0-5V之间可调的电压 ★ 内置音频放大模块 ★ 2路继电器控制模块 ★ 2路4分频模块 ★ 内置RS232通信模块

    标签: PROTEUS 模块 内置 8X8

    上传时间: 2014-08-17

    上传用户:hustfanenze

  • 利用verilog语言

    利用verilog语言,设计分频器,很不错的参考资料

    标签: verilog 语言

    上传时间: 2013-12-03

    上传用户:685

  • 基于DE2实验板

    基于DE2实验板,Quartus6.0开发环境,驱动两行液晶,其中分频值可以设置的更小一些,调试成功,编译下载即可。

    标签: DE2 实验板

    上传时间: 2016-06-12

    上传用户:caozhizhi

  • 该程序实现跑马灯效果,跑马灯共4个状态循环显示

    该程序实现跑马灯效果,跑马灯共4个状态循环显示,本程序只使用了4个LED显示,可改变程序中的输出位数,增加显示位数。 INT_DIV 模块用于对主频进行分频,该实验中采用主频为50MHz的频率,进过分频产生5Hz的频率,以便在实验板上显示。(如果不分频直接用于实验板,LED将显示一直是亮的。) LED 模块用于产生4种不同的状态进行显示。 在电路中都是低电平有效。

    标签: 跑马灯 程序 状态 循环显示

    上传时间: 2014-12-08

    上传用户:youth25

  • 用FPGA实现了RS232异步串行通信

    用FPGA实现了RS232异步串行通信,所用语言是VHDL,另外本人还有Verilog的欢迎交流学习,根据RS232 异步串行通信来的帧格式,在FPGA发送模块中采用的每一帧格式为:1位开始位+8位数据位+1位奇校验位+1位停止位,波特率为2400。由设置的波特率可以算出分频系数,具体算法为分频系数X=CLK/(BOUND*2)。

    标签: FPGA 232 RS 异步串行通信

    上传时间: 2013-11-29

    上传用户:ve3344