1 系统功能 本系统拟定对频率范围在1~50 kHz左右的TTL电平脉冲序列进行多路延迟处理。各路延迟时间分别由单片机动态设定,最大延迟时间为1 ms,最大分辨率为0.15 ns级。 3 方案实现 系统选用Actel公司的ProASIC3 A3P250芯片实现数字部分。系统时钟由外部50 MHz晶振提供,时钟引脚连接到FPGA的CCC全局时钟引脚上;频率可以通过FPGA内部的PLL实现倍频和分频,设定需要的频率。由于在多路脉冲延迟方案中电路的同步是保证控制正确的条件,所以应该首先为电路提供一个基准脉冲。
标签: FPGA的多路可控脉冲延迟
上传时间: 2015-04-25
上传用户:justgo123
第一章、ALTERA QUATUSII 5.0 使用介绍...................................... 3 1. 概述.................................................................. 3 2. QUATUSII 设计过程..................................................... 5 2.1. 建立工程.......................................................... 5 2.2. 建立设计.......................................................... 6 2.2.1 使用QUATUSII BLOCK EDITOR 建立原理图文件.............................. 7 2.2、2 使用 QUARTUS II TEXT EDITOR .......................................... 8 2.2.3 使用 VERILOG HDL、VHDL 与 AHDL ...................................... 9 3. 编译综合设计.......................................................... 9 4. 仿真工程............................................................. 11 5. 分配设备与管脚....................................................... 12 6. 程序下载............................................................. 15 7. 调试与软件逻辑分析仪的使用........................................... 16 7.1. 设置和运行 SIGNALTAP II 逻辑分析器................................. 17 7.2. 设置触发器: ..................................................... 18 第二章 FPGA 试验平台介绍................................................. 19 1 简介................................................................... 19 2 主要的器件和特性....................................................... 19 3 LED,拨码开关和按键................................................... 21 3.1 十二个发光二极管(LED)七段数码显示器.............................. 21 3.2 四位拨码开关和两个功能按键......................................... 24 4 RS-232 串口............................................................ 24 5 PS/2 鼠标、键盘接口.................................................... 26 6 VGA 接口.............................................................. 26 7 USB1.1 接口........................................................... 26 8 LCD 接口.............................................................. 27 9 高速,异步SRAM ....................................................... 27 10 高速,同步SDRAM ...................................................... 33 11 大容量,快速FLASH .................................................... 35 12 USB2.0 芯片接口....................................................... 38 13 编程和调试接口....................................................... 39 14 时钟源............................................................... 39 15 电源方案............................................................. 41 16 复位电路............................................................. 42 17 扩展板接口........................................................... 42 第三章 数字电路与数字系统试验........................................... 45 第一部分 基础试验....................................................... 45 实验一 3/8 译码器....................................................... 45 实验二 分频器........................................................... 47 实验三 BCD 七段显示译码器实验............................................ 47 实验四 模拟74LS160 计数器实验........................................... 50 实验五 交通灯控制器..................................................... 51 实验六 乒乓球游戏机..................................................... 52 试验七 扫描数码显示器................................................... 54 试验八 频率计........................................................... 56 第二部分 接口控制器试验................................................. 58 试验九 RS-232 串口控制器................................................. 58 试验十 LCD 显示试验...................................................... 60 试验十一 VGA 控制输出试验............................................... 64 试验十二 PS/2 键盘控制器试验............................................ 66 试验十三 接口互连试验................................................... 69
标签: FPGA
上传时间: 2015-10-08
上传用户:shzweh1234
/**************************************************************** 外部晶振8M PA0~3:四位数码管的位选 PB0~7:数码管的8位段选 外部中断0用于计数 定时器0溢出中断的定时为1ms 说明 :检测到水流较小时,继电器延时1秒关闭 ******************************************************************/ #include<iom16v.h> #include<macros.h> #define uchar unsigned char #define uint unsigned int char led_7[10]={0x3F,0x06,0x5B,0x4F,0x66,0x6D,0x7D,0x07,0x7F,0x6F}; //数码管段选 char position[4]={0xfe,0xfd,0xfb,0xf7};//数码管位选 uint sumnum=0; //用于记录1000ms内进入中断的次数 uint time=0; //记录进入比较定时器0的次数 uint num=0; //记录1ms内进入中断的次数 uint count=0; //进入外部中断0的次数 uchar flag; uint sumnum1; //记录100ms内的数目 /***************************函数声明***************************/ void delay(); void display(uint m ); void init(); void init_0(); void init_2(); void _delay_us(uint l) { unsigned int i; for(i=0;i<l;i++) { asm("nop"); } } /**************************主函数***********************************/ void main() { init(); init_0(); init_2(); while(sumnum<5) { PORTD=0XBF; segdisplay(sumnum1); } while(1) { segdisplay(sumnum1); } } /*************************扫描数码管时的延时函数*********************/ void delay() { uchar i,j; for(i=6;i>0;i--) for(j=225;j>0;j--); } /************************数码管显示函数*****************************/ void segdisplay( int temp) { int seg[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; int temp1,temp2,temp3,temp4; temp1=temp/1000; temp2=(temp/100)%10; temp3=(temp/10)%10; temp4=temp%10; DDRB=0xff; DDRA|=0x0f; PORTA=~BIT(3); PORTB=seg[temp1]; _delay_us(100); PORTA=~BIT(2); PORTB=seg[temp2]; _delay_us(100); PORTA=~BIT(1); PORTB=seg[temp3]; _delay_us(100); PORTA=~BIT(0); PORTB=seg[temp4]; _delay_us(100); } /***********************管脚初始化函数*********************/ void init() { DDRD|=0X40; //PD4 设置为输出 PORTD=0XBF; DDRA=0XFF; DDRB=0XFF; PORTA=0XFF; PORTB=0XFF; } /***********************外部中断0初始化*********************/ void init_0() { MCUCR=0X02; //INT0为下降沿触发 GICR=0X40; //使能INT0中断 SREG=0X80; //使能总中断 } /**********************定时器2初始化***********************/ void init_2() { TCCR0=0x03; // 内部时钟,64 分频(8M/64=125KHz) TCNT0=0x83; //装初值 TIMSK=0x01; // 允许 T/C0溢出中断中断 } /***********************外部中断0子函数********************/ #pragma interrupt_handler int0_isr:2 void int0_isr(void) { count++; } /*********************定时计数器0溢出中断子函数*****************/ #pragma interrupt_handler int0_over:10 void int0_over(void) { TCNT0=0x83; //重装初值 if((time%100) == 0) sumnum1 = num; if(time == 1000) { sumnum=num; if(sumnum<10) { if((flag==1)&&(sumnum<10)) { PORTD=0XFF; flag=0; } flag++; } else PORTD=0XBF; num=0; time=0; } num+=count; count=0; ++time; }
标签: C语言
上传时间: 2016-03-09
上传用户:彦 yan
AD7790是一款适合低频测量应用的低功耗、完整模拟前端,内置一个低噪声16位Σ-Δ型ADC,一路差分输入可配置为缓冲或无缓冲模式,此外还有一个增益可设置为1、2、 4或8的数字PGA。该器件采用内部时钟工作,因此,用户不必为其提供时钟源。器件的输出数据速率可通过软件编程设置,可在9.5 Hz至120 Hz的范围内变化,更新速率较低时均方根(RMS)噪声为1.1 µV。内部时钟频率可以使用系数2、 4或8进行分频,从而可以降低功耗。更新速率、截止频率和建立时间与时钟频率成比例变化。这款器件采用2.5 V至5.25 V电源供电,工作电压为3 V时,最大功耗为225 µW,采用10引脚MSOP封装。
上传时间: 2021-10-25
上传用户:得之我幸78
华为FPGA设计规范 VERILOG约束 编程规范时序分析等全套资料:FPGA技巧Xilinx.pdfHuaWei Verilog 约束.rarSynplify工具使用指南(华为文档)[1].rar.rarVerilog HDL 华为入门教程.rarVerilog典型电路设计 华为.rar一种将异步时钟域转换成同步时钟域的方法.pdf华为coding style.rar华为FPGA设计流程指南.doc华为FPGA设计规范.rar华为VHDL设计风格和实现.rar华为专利:一种快速无毛刺的时钟倒换方法.rar华为专利:华为小数分频.rar华为以太网时钟同步技术_时钟透传技术白皮书.rar华为硬件工程师手册目前最全版本.rar华为面经.doc华为面经.rar静态时序分析与逻辑...pdf
上传时间: 2021-11-05
上传用户:qdxqdxqdxqdx
IIC接口E2PROM(AT24C64) 读写VERILOG 驱动源码+仿真激励文件:module i2c_dri #( parameter SLAVE_ADDR = 7'b1010000 , //EEPROM从机地址 parameter CLK_FREQ = 26'd50_000_000, //模块输入的时钟频率 parameter I2C_FREQ = 18'd250_000 //IIC_SCL的时钟频率 ) ( input clk , input rst_n , //i2c interface input i2c_exec , //I2C触发执行信号 input bit_ctrl , //字地址位控制(16b/8b) input i2c_rh_wl , //I2C读写控制信号 input [15:0] i2c_addr , //I2C器件内地址 input [ 7:0] i2c_data_w , //I2C要写的数据 output reg [ 7:0] i2c_data_r , //I2C读出的数据 output reg i2c_done , //I2C一次操作完成 output reg i2c_ack , //I2C应答标志 0:应答 1:未应答 output reg scl , //I2C的SCL时钟信号 inout sda , //I2C的SDA信号 //user interface output reg dri_clk //驱动I2C操作的驱动时钟 );//localparam definelocalparam st_idle = 8'b0000_0001; //空闲状态localparam st_sladdr = 8'b0000_0010; //发送器件地址(slave address)localparam st_addr16 = 8'b0000_0100; //发送16位字地址localparam st_addr8 = 8'b0000_1000; //发送8位字地址localparam st_data_wr = 8'b0001_0000; //写数据(8 bit)localparam st_addr_rd = 8'b0010_0000; //发送器件地址读localparam st_data_rd = 8'b0100_0000; //读数据(8 bit)localparam st_stop = 8'b1000_0000; //结束I2C操作//reg definereg sda_dir ; //I2C数据(SDA)方向控制reg sda_out ; //SDA输出信号reg st_done ; //状态结束reg wr_flag ; //写标志reg [ 6:0] cnt ; //计数reg [ 7:0] cur_state ; //状态机当前状态reg [ 7:0] next_state; //状态机下一状态reg [15:0] addr_t ; //地址reg [ 7:0] data_r ; //读取的数据reg [ 7:0] data_wr_t ; //I2C需写的数据的临时寄存reg [ 9:0] clk_cnt ; //分频时
标签: iic 接口 e2prom at24c64 verilog 驱动 仿真
上传时间: 2021-11-05
上传用户:
CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集:4000 CMOS 3输入双或非门1反相器.pdf4001 CMOS 四2输入或非门.pdf4002 CMOS 双4输入或非门.pdf4006 CMOS 18级静态移位寄存器.pdf4007 CMOS 双互补对加反相器.pdf4008 CMOS 4位二进制并行进位全加器.pdf4009 CMOS 六缓冲器-转换器(反相).pdf4010 CMOS 六缓冲器-转换器(同相).pdf40100 CMOS 32位双向静态移位寄存器.pdf40101 CMOS 9位奇偶发生器-校验器.pdf40102 CMOS 8位BCD可预置同步减法计数器.pdf40103 CMOS 8位二进制可预置同步减法计数器.pdf40104 CMOS 4位三态输出双向通用移位寄存器.pdf40105 CMOS 先进先出寄存器.pdf40106 CMOS 六施密特触发器.pdf40107 CMOS 2输入双与非缓冲-驱动器.pdf40108 CMOS 4×4多端寄存.pdf40109 CMOS 四三态输出低到高电平移位器.pdf4011 CMOS 四2输入与非门.pdf40110 CMOS 十进制加减计数-译码-锁存-驱动.pdf40117 CMOS 10线—4线BCD优先编码器.pdf4012 CMOS 双4输入与非门.pdf4013 CMOS 带置位-复位的双D触发器.pdf4014 CMOS 8级同步并入串入-串出移位寄存器.pdf40147 CMOS 10线—4线BCD优先编码器.pdf4015 CMOS 双4位串入-并出移位寄存器.pdf4016 CMOS 四双向开关.pdf40160 CMOS 非同步复位可预置BCD计数器.pdf40161 CMOS 非同步复位可预置二进制计数器.pdf40162 CMOS 同步复位可预置BCD计数器.pdf40163 CMOS 同步复位可预置二进制计数器.pdf4017 CMOS 十进制计数器-分频器.pdf40174 CMOS 六D触发器.pdf40175 CMOS 四D触发器.pdf4018 CMOS 可预置 1分N 计数器.pdf40181 CMOS 4位算术逻辑单元.pdf40182 CMOS 超前进位发生器.pdf4019 CMOS 四与或选译门.pdf40192 CMOS 可预制四位BCD计数器.pdf40193 CMOS 可预制四位二进制计数器.pdf40194 CMOS 4位双向并行存取通用移位寄存器.pdf4020 CMOS 14级二进制串行计数-分频器.pdf40208 CMOS 4×4多端寄存器.pdf4021 CMOS 异步8位并入同步串入-串出寄存器.pdf4022 CMOS 八进制计数器-分频器.pdf4023 CMOS 三3输入与非门.pdf4024 CMOS 7级二进制计数器.pdf4025 CMOS 三3输入或非门.pdf40257 CMOS 四2线-1线数据选择器-多路传输.pdf4026 CMOS 7段显示十进制计数-分频器.pdf4027 CMOS 带置位复位双J-K主从触发器.pdf4028 CMOS BCD- 十进制译码器.pdf4029 CMOS 可预制加-减(十-二进制)计数器.pdf4030 CMOS 四异或门.pdf4031 CMOS 64级静态移位寄存器.pdf4032 CMOS 3位正逻辑串行加法器.pdf4033 CMOS 十进制计数器-消隐7段显示.pdf4034 CMOS 8位双向并、串入-并出寄存器.pdf4035 CMOS 4位并入-并出移位寄存器.pdf4038 CMOS 3位串行负逻辑加法器.pdf4040 CMOS 12级二进制计数-分频器.pdf4041 CMOS 四原码-补码缓冲器.pdf4042 CMOS 四时钟控制 D 锁存器.pdf4043 CMOS 四三态或非 R-S 锁存器.pdf4044 CMOS 四三态与非 R-S 锁存器.pdf4045 CMOS 21位计数器.pdf4046 CMOS PLL 锁相环电路.pdf4047 CMOS 单稳态、无稳态多谐振荡器.pdf4048 CMOS 8输入端多功能可扩展三态门.pdf4049 CMOS 六反相缓冲器-转换器.pdf4050 CMOS 六同相缓冲器-转换器.pdf4051 CMOS 8选1双向模拟开关.pdf4051,2,3.pdf4052 CMOS 双4选1双向模拟开关.pdf4053 CMOS 三2选1双向模拟开关.pdf4054 C
上传时间: 2021-11-09
上传用户:kent
下面是北京和协航电科技有限公司的射频研发笔试题,答案是自己总结的,仅供参考1请简述锁相环的基本构成与工作原理,各主要部件的作用。2请说出产生线性调频信号的几种方法。3请简述AGC电路的基本工作原理。4请简述丙类放大器和线性放大器的主要区别。5请简述并联谐振电路的基本特性,画出阻抗曲线。6请用运放构建一个电压放大倍数为10的同向放大器。7请简述你对阻抗匹配的理解。8请简述低通滤波器的主要指标。9请简述线性稳压电离的基本工作原理。10请给出放大器绝对u4稳定的条件。相环由以下三个基本部件组成:鉴相器(PD)、环路滤波器(LPF)和压控振荡器(VCO)锁相环的工作原理:1,压控振荡器的输出经过采集并分频;2,和基准信号同时输入鉴相器:3,鉴相器通过比较上述两个信号的频率差,然后输出一个直流脉冲电压:4,控制vco,使它的频率改变;5,这样经过一个很短的时间,VcO的输出就会稳定于某一期望值。锁相环可用来实现输出和输入两个信号之间的相位同步。当没有基准(参考)输入信号时,环路滤波器的输出为零(或为某一固定值)。这时,压控振荡器按其固有频率fv进行自由振荡。当有频率为fr的参考信号输入时,Ur和Uv同时加到鉴相器进行鉴相。如果fr和fv相差不大,鉴相器对Ur和Uv进行鉴相的结果,输出一个与Ur和Uv的相位差成正比的误差电压Ud,再经过环路滤波器滤去Ld中的高频成分,输出一个控制电压Uc,Uc将使压控振荡器的频率fv(和相位)发生变化,朝着参考输入信号的频率靠拢,最后使fv=fr,环路锁定。环路一旦进入锁定状态后,压控振荡器的输出信号与环路的输入信号(参考信号)之间只有一个固定的稳态相位差,而没有频差存在。这时我们就称环路已被锁定。
上传时间: 2022-06-21
上传用户:
eeworm.com VIP专区 单片机源码系列 62资源包含以下内容:1. LM3S系列单片机JTAG口解锁应用笔记.pdf2. 单片机原理及应用实验指导书.pdf3. SIMATIC H系统介绍.pdf4. 8 位A/D 型OTP/Mask 单片机.pdf5. OM8361/TDA8362单片机的设计及应用.pdf6. 如何使用S12X MCU上的外设协处理器XGATE.rar7. MCS-51单片机引脚功能.doc8. 五年单片机学习之旅杂感.pdf9. PHILIPS单片机选型指南.rar10. 单片机百科知识大全.pdf11. 中颖单片机入门与实战.pdf12. 单片机在键盘上的应用.pdf13. 单片机的选择和使用.pdf14. 51单片机C语言提升教程.pdf15. I/O 型单片机使用手册.pdf16. CYGNAL 单片机基础知识手册.pdf17. 单片机串行口.pdf18. 单片机指令系统原理.rar19. 几款单片机的原理介绍.pdf20. CYGNAL 单片机原理.pdf21. 单片机大全.pdf22. PIC 单片机之发生器.pdf23. 单片机串行通信发射机.pdf24. 单片机外围电路设计.pdf25. TMS570LS系列产品简介.pdf26. TMS570LS 系列技术参考手册(英).pdf27. LPC900系列单片机复位电路的可靠性设计.pdf28. LM3S 系列微控制器Flash 存储器应用.pdf29. HT45R35在触控按键中的应用(使用C语言).pdf30. IAP在应用中编程及其应用.pdf31. HT45R3X系列触控IC按键识别SWIP介绍.pdf32. CANopen协议讲座(5)之CANopen从站模块(XGa.pdf33. CAT1024 CAT1025 器件数据手册.pdf34. HT46R74D-1在人体电子秤中的应用.pdf35. CANopen协议讲座(4)之CANopen从站设备及其应用.pdf36. 80C51系列开发平台产品选型指南.pdf37. HT48E MCU系列1K位EEPROM.pdf38. SPCE061A的指令周期表.pdf39. TMS570LS系列数据手册(英).pdf40. 基于HT46系列MCU的A/D应用范例.pdf41. CPU周期与微指令周期的关系.ppt42. HT66F40使用SIM SPI Mode的用法.pdf43. 基于HT49的MCU控制HT93LC46的读写.pdf44. HOLTEK I/O 8-Bit MTP输入/输出型八位可多.pdf45. 基于HT66Fx0使用ADC所有功能.pdf46. HT47R20A-1中A/D转换的使用.pdf47. 异常向量表重映射.rar48. 基于HT56R678的A/D功能使用.pdf49. 基于HT48和HT46的交通信号灯的设计实现.pdf50. LM3S系列微控制器中断优先级应用笔记.rar51. HT56R678使用I2C进行数据传输的方法.pdf52. CTM系列隔离CAN收发器模块选型指南.pdf53. 基于HT47C20L的R-F型低电压八位Mask单片机.pdf54. CANopen协议讲座(6)之CANopen从站模块(Tin.pdf55. 基于HT46R46E/HT46C46E经济A/D型八位单片机.pdf56. 基于HT46R065V的24V VFD八位OTP型单片机.pdf57. HT48 MCU定时器/计数器的应用.pdf58. HT46RS03系列2K OPA+Comparator型八位.pdf59. 基于HT45R37V的低功耗C/R-F型八位OTP单片机.pdf60. HT48 MCU读写HT24系列EEPROM的应用.pdf61. 基于HT45R37的低功耗C/R-F型八位OTP单片机.pdf62. HT49 MCU中看门狗计时器的设定.pdf63. Holtek指令集说明.pdf64. 基于HT49CVX的遥控接收软件模块设计指南.pdf65. 基于HT46RB50在USB充电器中的设计应用.pdf66. 51单片机C语言编程手册.rar67. HT45R38在触摸按键式电子时钟中的应用.pdf68. 自学单片机(提高篇).rar69. HT45R34在12KEY触摸按键中的应用(使用C语言).pdf70. LPC2000系列单片机学习指导书(英文).rar71. HT6221发码的接收原理及应用.pdf72. 自学单片机(入门篇)(入门篇).rar73. HT49 MCU的可编程分频器(PFD)使用指南.pdf74. Keil C51入门教程.rar75. HT47R20A-1时基(Time Base)使用介绍.pdf76. HT45R35VC/R-F型八位OTP单片机.pdf77. HT49R30A-1, HT49R50A-1,HT49R70.pdf78. HT46R47,HT46R22,HT46R23,HT46R2.pdf79. MSP430F449在超低功耗高精度雷达液位仪中的应用.pdf80. HT48 & HT46 MCU UART的软件实现方法.pdf81. 可编程系统级芯片提供了最大设计的灵活性.pdf82. 给初学单片机的经典必备实验.rar83. HT MCU 大型表格的读取.pdf84. LSI逻辑公司的低成本语音处理器.pdf85. MSP430系列C编译器编程指南.pdf86. 新型实用性低成本电子计价秤系统设计.pdf87. 单芯片手机的优点与挑战.pdf88. 用C18编译器进行Microwire串行EEPROM与PIC.pdf89. 高可靠性8位/16位All flash MCU结构、特点及应.rar90. EVALSPEAR600评估板材料清单.rar91. NEC 32位MCU V850系列产品介绍.pdf92. MSP430单片机实现微波成像系统的扫描控制与数据采集.pdf93. HT48 HT46 MCU与HT93LC46 EEPROM.pdf94. NEC MCU在马达方面的应用.pdf95. 单片机原理与应用课程.rar96. 单片机复位电路和振荡电路应用.pdf97. NEC 78K系列单片机安全性概览.pdf98. NEC78K0/KF1用户手册 8位单片微控制器.pdf99. PROTEUS VSM在单片机系统仿真中的应用.pdf100. 8位MCU升级至32位MCU的设计方案.pdf
上传时间: 2013-04-15
上传用户:eeworm
VIP专区-嵌入式/单片机编程源码精选合集系列(58)资源包含以下内容:1. veriloghdl语言工具书.2. 嵌入式词典查询.3. 基于ZigBee的无线网络技术.4. IO 口模拟232通讯程序使用两种方式的C程序.5. 用Turbo C 实现动画的一个简单的实现方法 这种简单方法利用cleardevice()和delay()函数相互配合.6. dsp2812系列开发办的原理图.7. 此程序为网络通信的16位校验累加和的经典程序。虽然简单但是很经典。代码简洁.8. 触摸式人行灯控制器原理图 触摸式人行灯控制器原理图.9. 3310LCD的C51驱动程序,还不错哦.10. 一些常用的LCD的C51驱动程序,还不错哦.11. NXP示例编码集,Software that is described herein is for illustrative purposes only which provides custom.12. W78E516B在系统编程的上位机程序.13. 使用TI TMS2407 实现SVPWM同步电机控制算法。源代码在闻廷科技的2407开发板上已经调试成功。.14. Nucleus Kernel Demo Full source code.15. Altera CPLD矩阵键盘一个很不错的Altera芯片程序.16. 基于Nios II的串口通信.17. The combined demo is dedicated for S1C33L05, so DMT33L05 should be used to load and run the demo. F.18. 用CPLD驱动SJA1000 CAN控制器.19. arm uart program lpc2104.20. 嵌入式PLC,基于8051F020,在KEIL上开发,可实现自定义PLC功能.21. SMDK2410原理图protel格式和PCB库元件.22. 功能:调用IAP服务程序实现Flash ROM的读/写操作向Flash ROM地址1000H处写入10个数据.23. 功能:由KEY1键使系统进入空闲状态.24. WDT功能试验。使用WDT的定时模块.25. 功能:使用CCU的4个模块.26. s3c2440开发板can控制器sja1000驱动.27. 一个3分频器。可进一步改装成实际需要的分频器使用.28. 通过软件的仿真,硬件的调试,实现串口数据的传输,开发环境包括C-C++与汇编语言..29. ICD2原理图(protel格式、带usb接口和串口).30. 免費分享版網路硬碟 01.創意風格首頁 02.申請會員 03.密碼查詢 04.會員容量限制 05.上傳檔案支援  Persits.Upload Dundas.Upload Lyf.31. 是一个ARM214系连的最小系统原理图,希望能多爱好嵌入是开发的人员有帮助.32. ds1621的c51驱动,带12864液晶驱动..33. ds1302时钟代码.34. LCD显示屏驱动sed1335驱动.35. 汉字显示字库及程序源码14*16标准字库.36. 14*16字库生成器升级版.37. This utility downloads code to Philip LPC 2000 series chips.38. 测试ARM的外围SDAM的状态和参数.39. 三星44B0上的MP3源码.40. CPLD 的程序,分频器.
上传时间: 2013-07-23
上传用户:eeworm