基于BIST的带时延故障的FPGA测试
随着超大规模集成电路的迅速发展,90纳米技术已经应用,上千万门的集成电路已经产生。一方面,芯片封装越来越小,引脚越来越密,印制电路饭的密度日益增大,芯片的互连测试成为一个亟待解决的问题。另一方面,芯片或功能模块内部有很多节点无法探测,对这些节点和功能块测试是又一个测试的难题。随着集成电路的进一步发展...
随着超大规模集成电路的迅速发展,90纳米技术已经应用,上千万门的集成电路已经产生。一方面,芯片封装越来越小,引脚越来越密,印制电路饭的密度日益增大,芯片的互连测试成为一个亟待解决的问题。另一方面,芯片或功能模块内部有很多节点无法探测,对这些节点和功能块测试是又一个测试的难题。随着集成电路的进一步发展...
本文讨论了回声消除器的基本原理以及软件环境中声音信号的时延特性,并提出了一种适用计算机软件实现回声消除器的改进的时延估计算法。实验结果表明该算法增强了回声消除器对环境的适应性。关键词:...
时延在网络数据传输中是不可避免的,NCS 时延尤其是不确定的长时延直接影响其服务性能。本文在定性分析了NCS 时延特点和组成的基础上,结合NCS 系统结构,建立了相应的基于时延的系统性能衰减模...
使用振动信号输入的时延神经网络对桥梁进行结构损伤辨识,并用不完全的测量数据行仿真。结果表明,时延神经网络的辨识算法简单,性能优于传统的神经网络。关键词 时延神经网络 损伤识别 桁架桥...
·一种时延设计方法与DSP实现...