基于VHDL语言的高精度频率计的设计,已通过实验测试
上传时间: 2015-05-24
上传用户:zhangjinzj
四位十进制频率计的顶层控制模块,用于生成测频需要的复位及控制信号
上传时间: 2015-06-21
上传用户:zhouli
VHDL语言写的频率计的程序,内带完整的技术报告
上传时间: 2015-07-13
上传用户:天涯
稳定光源与光功率计的研制,对光源和功率计的研制非常有帮助
上传时间: 2015-07-14
上传用户:zhuimenghuadie
模糊神经网络的源码,课程设主计.主要用来识别电子鼻的信号.
上传时间: 2013-12-13
上传用户:日光微澜
防 火 墙 的 设 计 和 开 发
标签:
上传时间: 2015-09-07
上传用户:zycidjl
基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示 9.5.1 脉冲周期的测量原理 9.5.2 周期计的工作原理 9.5.3 周期测量模块的设计与实现 9.5.4 forever循环语句的使用方法 9.5.5 disable禁止语句的使用方法 9.5.6 时标信号发生模块的设计与实现 9.5.7 周期计的Verilog-HDL描述 9.5.8 周期计的硬件实现 9.5.9 周期测量模块的设计与实现之二 9.5.10 改进型周期计的Verilog-HDL描述 9.5.11 改进型周期计的硬件实现 9.5.12 两种周期计的对比
标签: Verilog-HDL 周期 9.5 脉冲
上传时间: 2015-09-16
上传用户:皇族传媒
设A和B是长度相同的2个字符串。A和B的距离定义为相应位置字符距离之和。2个非空格字符的距离是它们的ASCII码之差的绝对值。空格与空格的距离为0;空格与其它字符的距离为一定值k。 字符串A的扩展是在A中插入若干空格字符所产生的字符串。在字符串A和B的所有长度相同的扩展中,有一对距离最小的扩展,该距离称为字符串A和B的扩展距离。 对于给定的字符串A和B,试设计一个算法,计算其扩展距离。
上传时间: 2014-12-22
上传用户:15736969615
这是eda初学者可以借鉴的两个关于电子频率计的VHDL设计实例
上传时间: 2015-09-18
上传用户:sssl
我暑假课程设计做的题目,电子频率计的设计 包括源码和电路图 还有实物照片
上传时间: 2015-09-18
上传用户:songrui