基于FPGA实现的一种新型数字锁相环
基于FPGA实现的一种新型数字锁相环...
基于FPGA实现的一种新型数字锁相环...
基于FPGA的全数字锁相环设计,内有设计过程和设计思想...
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案...
关于数字锁相环的一点东西,可以下来看看\r\n...
研究了滞后环对数字电源的影响和滞后环的等效简化模型,给出了基于Matlab数字电源补偿器的设计步骤。仿真和实验表明,通过该方法设计的数字电源环路稳定性得到了有效保证。...
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描...
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描...
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿...
用VHDL写的数字锁相环程序 pll.vhd为源文件 pllTB.vhd为testbench...
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)...