传感器
上传时间: 2013-10-11
上传用户:sunchao524
现代芯片设计中,随着电子元器件的集成度不断地提高,新一代的航空电子综合系统对数据通信的可靠性要求也不断地提高,如实时雷达图像信号注入到数字地图系统、消息等待延迟等保证实时信息能及时交换、强的容错和重构能力要求系统消除可能存在危及整个系统生存的单点故障等,保证系统正常运转。本文介绍了几种常用的航空总线,并重点介绍了ARINC659总线在数据传输中关于提高数据可靠性的设计。
上传时间: 2013-11-09
上传用户:dbs012280
介绍了软件动态链接技术的概念和特点,提出了基于TI TMS320系列DSP的软件动态链接技术。该技术解决了可重配置的DSP系统中关于软件二进制目标代码的动态加载和卸载的问题。采用该技术的软件重配置方案已成功运用于某多功能通信系统,为基于其他系列DSP的可重构数字处理系统提供了一定的参考,在无人值守设备、多功能信号处理设备方面具有一定的应用价值。
上传时间: 2013-10-14
上传用户:lanwei
PROFIBUS 是一种具有广泛应用范围的、开放的数字通信系统,适合于快速、时间要求严格的应用和复杂的通信任务,特别适用于工厂自动化和过程自动化领域。PROFIBUS是工业控制领域中的主流现场总线标准,被纳入在国际标准IEC 61158 和IEC 61784中。在“PROFIBUS用户组织”的普遍可提供的导则中规定了应用和工程方面的信息,这满足用户对于制造商无关性和开放性的要求,并确保在各个制造商的设备之间进行通信。PROFIBUS主要应用于工业通讯、加工制造、过程控制、工厂自动化、交通电力等领域。市场调查确认,在德国和欧洲市场中PROFIBUS占开放性工业现场总线系统的市场超过40%;截止2008年底,超过2800万个设备节点被安装。在2006年,PROFIBUS成为中国第一个工业通讯领域现场总线技术国家标准:GB/T 20540-2006。
上传时间: 2013-10-26
上传用户:shaojie2080
RFID(Radio Frequency Identification)技术是利用射频通信实现的一种非接触式自动识别技术。拥有广阔的发展前景和巨大的市场潜力。本文介绍了RFID技术的原理、特点,深入分析了信号传输时所采取的反方向散射的调制方式,影响传输距离的因素,最后介绍了在远程RFID自动识别系统中的读写冲突和防冲突算法,更好的解决了远程RFID系统存在的冲突问题。
上传时间: 2013-10-11
上传用户:fdfadfs
本文设计了一套完整的数字化 T/R 组件框图、电路。并主要对大功率固态放大器和数字接收系统进行了硬件设计和实验。针对数字化 T/R 组件在雷达上应用所面临的一些问题,包括:多通道的检测和校准;系统噪声系数的等效;高速串行传输技术的选用以及分布式频率源对系统的影响,本文进行了相关的分析。
上传时间: 2014-12-30
上传用户:ewtrwrtwe
以船舶自动识别系统(AIS)为应用背景,介绍了SOTMDA的特点和应用方式,详细给出了自组织网络中的时隙选择策略、自组织接入技术和网络登陆方式,并在此基础上分析了其网络性能和时隙冲突。
上传时间: 2014-05-24
上传用户:123312
通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。 3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。
上传时间: 2013-11-17
上传用户:看到了没有
非归零码(NRZ)数字信号广泛用于数字通讯系统中的数据传输。许多NRZ测试码型已被产生于系统测试和验证。这些码型通常设计用来模拟实际的数据或者着重考验系统某方面的性能。为理解各种测试码型对特定系统的影响,理解测试码型和待测系统的频率特性是非常重要的。 本文给出了NRZ测试码型的时域特性,如数据率和码性长度,与其频域频谱成分的关系。内容包括NRZ测试码型的概述,功率谱的计算,功率谱的实验室测量以及它们的系统应用。
上传时间: 2013-11-15
上传用户:aesuser
循环冗余校验,crc_16,主要运用在数字通信系统。用Verilog HDL编写。
标签: 循环冗余校验
上传时间: 2015-05-06
上传用户:ZJX5201314