VLSI数字信号处理-设计与实现,科学出版社
上传时间: 2014-01-12
上传用户:chenlong
ewb仿真 数字逻辑课程设计 使用电脑EWB仿真技术,独立完整地设计一定功能的电子电路
上传时间: 2016-03-07
上传用户:zhuimenghuadie
CDMA数字基带收发系统发送部分的FPGA设计与仿真
上传时间: 2016-03-09
上传用户:a3318966
从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog
上传时间: 2016-03-09
上传用户:weixiao99
课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
上传时间: 2013-12-12
上传用户:lx9076
关于我的数字钟的设计,设计一个24小时的数字闹钟,该数字闹钟的面板如图9.1所示,它包括以下几个组成部分:(1)显示屏,由7个七段数码管组成,其中6个用于显示当前时间(时:分:秒)或设置的闹钟时间,而另一个则用于显示系统内部产生的周期性循环变化的待选预置数字; (2)YES(确认)键:用于输入新的时间或新的闹钟时间时,对每位待选预置数字输入的确认;(3)TIME(时间)键:用于确定新的时间设置;(4)ALARM(闹钟)键:用于确定新的闹钟时间设置,或显示已设置的闹钟时间;(5)扬声器,在当前时钟时间与闹钟时间相同时,发出蜂鸣声。
上传时间: 2013-12-10
上传用户:wsf950131
基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。
上传时间: 2016-03-10
上传用户:cc1915
VHDL硬件描述语言与数字逻辑电路设计,需要的朋友可以下载。
上传时间: 2016-03-10
上传用户:1427796291
基于FPGA的全数字调制解调器设计实例,包含有Matlab程序和Quartus程序
上传时间: 2014-12-21
上传用户:xfbs821
新器件应用,2007年第5期,包括基于MF RC500的非接触式IC卡读写器设计,基于ARM920T的嵌入式静力测量系统设计,基于单片机PIC18F66J10的主动放线机设计,TS201在数字信号处理设计中的应用
上传时间: 2013-12-13
上传用户:zwei41