此频率计是用单片机89C51和几块数字电路几个三极管,和一个微波集成电路构成。可测量频率最高为2G!分辨力为1HZ!电路中R16---R27电阻阻值为1K。这文件包里有两符制作成功后的图片! 二个SCH。一个PCB文件。一个PDF文件。和一个程序HEX文件。制作的时候只要按线路板接好元件,然后把程序HEX文件烧写到单片机内,就可以调试了,希望大家成功。其中高稳定振荡电路SCH文件是我新加上的。如果大家有条件用上这电路也不错。那样频率计将更稳定。频率计的PCB是我设计的。 设计得不太好,希望大家多多提出意见和建议。希望大家不要修改PCB文件。 注:解压密码deyiluntan
上传时间: 2014-01-11
上传用户:libinxny
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号时非常重要的。
标签: 数字电路
上传时间: 2015-04-22
上传用户:电子世界
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。
标签: 数字电路
上传时间: 2015-08-25
上传用户:wangchong
数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信号频谱为离散的谱线,由于电路的非线 性,在多路通信系统中,这些谱线对相邻信道的信号造成串扰。而短周期信号 经过扰码器后,周期序列变长,谱线频率变低,产生的非线性分量落入相邻信 道之外,因此干扰减小。 在有些数字通信设备中,从码元“0”和“1”的交变点提取定时信息,若 传输的数字信号中经常出现长的“1”或“0”游程,将影响位同步的建立和保 持。而扰码器输出的周期序列有足够多的“0”、“1”交变点,能够保证同步 定时信号的提取。
上传时间: 2014-01-23
上传用户:star_in_rain
详细介绍了用VHDL语言开发的数字电路方法,为电子产品的设计和开发缩短了时间,提高了系统的可靠性.
上传时间: 2014-01-06
上传用户:a3318966
在接收信号的数字化、软化的实现中,数字下变频起着重要的作用。本文首先介绍了数字下 变频的组成结构,然后详细分析了数字下变频的工作原理,描述了在实现数字下变频时,设计方案所 采用的高效滤波器———CIC 滤波器和多相抽取滤波器的结构和原理。最后,用通过Simulink 对数字 下变频的性能进行了仿真。在仿真的基础上使用Insight 公司的FPGA 开发系统,用测试电路实测了 数字下变频的性
上传时间: 2013-11-29
上传用户:kernaling
华为,大规模逻辑设计指导书,规格详细,包括:VHDL编写规范,Verilog编写规范,asic设计方法,同步电路设计规则,vhdl电路设计,代码可重用设计,
上传时间: 2016-10-01
上传用户:1583060504
这是关于数字电路的ppt课件,对于组合逻辑电路和时序逻辑电路都讲得比较清晰透彻。
标签: 数字电路
上传时间: 2013-12-13
上传用户:13160677563
数字电路仿真,数字电路课程设计,proteus仿真,详细电路图
上传时间: 2017-03-26
上传用户:zsjinju
数字频率计的设计,有设计流程,设计中用到的元件原理电路,接线,方案论证。
标签: 数字频率计
上传时间: 2014-01-23
上传用户:362279997