数字频度计设计
数字频度计设计 本设计是基于AT89C2051单片机的软硬件系统设计,硬件电路包括信号预处理电路、波形转换电路、波形整形及分频电路、显示电路,它们在本文中都有详细介绍。...
数字频度计设计 本设计是基于AT89C2051单片机的软硬件系统设计,硬件电路包括信号预处理电路、波形转换电路、波形整形及分频电路、显示电路,它们在本文中都有详细介绍。...
基于FPGA简易数字频率计设计...
基于FPGA简易数字频率计设计...
数字频率计(试验报告)适合初学者参考...
课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 ...
设计一数字 频率计,其技术要求如下: (1) 测量频率范围:1Hz~100kHz。 (2) 准确度Dfx/fx£ ± 2%。 (3) 测量信号:方波,峰峰值为3V~5V。...
数字频率计~ VHDL 实现 可以实现频率的测量和现实的功能 8位...
用vhdl编写的基于fpga的数字频率计程序算法...
使用3310液晶的数字频率计(AVR)....
数字相位计实现,用的是比较普通的办法,精确度还可以,差强人意...