课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL
资源简介:课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Ve...
上传时间: 2013-12-21
上传用户:1583060504
资源简介:课程设计要求设计并用FPGA实现一个数字频率计,功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的
上传时间: 2013-12-20
上传用户:fxf126@126.com
资源简介:本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。
上传时间: 2013-12-16
上传用户:894898248
资源简介:在MS-51单片机平台下开发的一个数字频率计.
上传时间: 2013-12-26
上传用户:2404
资源简介:用汇编语言实现了数字频率计。实验已经通过,效果很好
上传时间: 2016-10-06
上传用户:czl10052678
资源简介:用Verilog HDL / VHDL实现的数字频率计(完整实验报告)
上传时间: 2014-01-22
上传用户:dapangxie
资源简介:本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。
上传时间: 2017-06-04
上传用户:dyctj
资源简介:多功能数字钟的设计。要求:使用单片机实现智能数字钟,应该具有以下功能: 1,能动态显示年月日、时分秒(用LCD液晶显示),误差小于±10%; 2,具有闹钟功能; 3,重要事件提醒功能; 4,液晶显示具有反显选择功能。 摘 要 多功能数字钟在电子产品...
上传时间: 2014-01-05
上传用户:frank1234
资源简介:基于FPGA的直接数字频率合成器的设计与实现.
上传时间: 2013-08-21
上传用户:hphh
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-06-05
上传用户:wys0120
资源简介:频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误...
上传时间: 2013-04-24
上传用户:qqoqoqo
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
资源简介:设计要求:编写程序实现利用定时器演奏乐曲。本程序通过调用通用GENSOUND程序发出各种声音演奏乐曲。选择p播放音乐“太湖船”,选择q退出。
上传时间: 2015-06-22
上传用户:edisonfather
资源简介:简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、...
上传时间: 2016-03-20
上传用户:qq521
资源简介:课程设计-数字频率计 能够很好实现频率计功能
上传时间: 2013-12-15
上传用户:电子世界
资源简介:基于FPGA的直接数字频率合成器的设计与实现.
上传时间: 2013-12-15
上传用户:jyycc
资源简介:实验四 频率计 实验要求:设计一个有效位为4位的十进制的数字频率计。
上传时间: 2014-01-14
上传用户:牛津鞋
资源简介:实现频率计1 设计要求 设计基于AT89S51的频率设计电路 1.1 设计任务 (1) 测量方波的频率:1Hz~~10kHz; (2) 计数误差不超过±1HZ;
上传时间: 2017-01-15
上传用户:cooran
资源简介:vhdl硬件设计实现一个数字上变频器,实现数字上变频
上传时间: 2017-08-08
上传用户:liuchee
资源简介:基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-11-25
上传用户:ruan2570406
资源简介:基于FPGA的等精度频率计的设计与实现这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2021-12-27
上传用户:hxd
资源简介:该文档为基于FPGA的直接数字频率合成器的设计和实现概述文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
上传时间: 2022-01-07
上传用户:kent
资源简介:介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
上传时间: 2013-05-22
上传用户:qb1993225
资源简介:基于FPGA简易数字频率计设计
上传时间: 2014-12-28
上传用户:叶夜alex
资源简介:基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
上传时间: 2014-01-01
上传用户:wang5829
资源简介:单片机C语言简易数字频率计课程设计
上传时间: 2014-12-25
上传用户:q986086481
资源简介:基于FPGA简易数字频率计设计
上传时间: 2013-11-04
上传用户:源码3
资源简介:在公司做的一个用FPGA实现的数字电视系统中 ASI转TS流的程序
上传时间: 2015-05-14
上传用户:xhz1993
资源简介:实现一个数字信号处理的仿真系统 。要求具有界面并实现以下功能: 1)能产生并选择各种数字信号(sin、方波、三角波);2)用滤波器实现低通、高通、带通和带阻滤波;3)得到输出信号的频域特性和时间序列。
上传时间: 2014-01-17
上传用户:7676777
资源简介:简易数字频率计题解.( 1997年 B 题 ) 编写与讲解人:田良(东南大学无线电系,2003年3月12日) 一)任务 设计并制作一台数字显示的简易频率计。 (二)要求 1.基本要求 (1)频率测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz...
上传时间: 2013-12-26
上传用户:xg262122