基于单片机的数字频率计设计
基于单片机的数字频率计设计,定时器T0完成定时功能,T1采用计数功能...
基于单片机的数字频率计设计,定时器T0完成定时功能,T1采用计数功能...
8位十进制数字频率计 测量频率范围在1HZ—1MHZ之间...
本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。...
数字频率计毕业论文 不是自己做的。。哈哈...
基于AVR的数字频率计,使用LCD1602做显示。刷新速度1S,含电路图...
数字频率计的设计可以分为测量计数和显示。其测量的基本原理是计算一定时间内待测信号的脉冲个数,这就要求由分频器产生标准闸门时间信号,计数器记录脉冲个数,由控制器对闸门信号进行选择,并对计数器使能断进行同...
数字频率计 FPGA 用verilog语言编写...
一个简易的数字频率计,可以对一个输入的信号频率进行测量并显示输出,适合VHDL的初学者...
数字频率计的设计,有设计流程,设计中用到的元件原理电路,接线,方案论证。...
四位十进制数字频率计: 测量范围:1Hz~10kHz; 显示时间不少于1S; 具有记忆显示的功能,即在测量过程中 刷新数据,等结束后才显示测量结果,给出待测信号的频率值,并保...