数字图像处理在DSP上的实现(缩小),运用的视频技术实现对图像的缩小,
标签: dsp 图像
上传时间: 2015-07-03
上传用户:970507029
根据此数字电子技术课件,我们对数字电子技术会有更加全面的了解
标签: 用于学习考试
上传时间: 2015-07-17
上传用户:pengwenlong
数字图像处理 OCR识别技术 数字图像处理 OCR识别技术 数字图像处理 OCR识别技术 数字图像处理 OCR识别技术 数字图像处理 OCR识别技术
标签: OCR识别技术
上传时间: 2015-11-20
上传用户:克利夫兰
广州计算机控制技术答案, 1. 计算机控制系统是指利用计算机来实现生产过程自动控制的系统。 2、计算机控制系统软件由 系统软件 和 应用软件 组成。 3、计算机控制系统输入/输出通道分为四类,分别是模拟量输入通道、模拟量输出通道、数字量输入通道、数字量输出通道。
标签: 控制;广州
上传时间: 2016-01-04
上传用户:maisha
现代数字图像处理技术中的各种算法,1.6+尺度不变特征提取,1.3+图像的边缘检测,2.1图像目标边界描述
标签: 图像处理
上传时间: 2016-01-29
上传用户:z13202013
本资料为数字电子技术的基础课件,适合之前没学过的同学,内容简洁方便。应付期末考试的话可以。
标签: 数字电子技术
上传时间: 2017-06-09
上传用户:1209680749
本教材电路分析基础内容有电路基本分析法、交流电路、电 路过渡过程等;模拟电子技术内容为常用半导体器件、基本放大电路、集成运放、 电源变换等;数字电子技术内容为基础知识、组合逻辑电路、时序逻辑电路、555 电路、A/D与D/A转换等;最后一章为EWB仿真技术简
上传时间: 2018-03-25
上传用户:c396639174
数字电子电路的期中测试题,word文档,填空、单选、化简和设计题。
上传时间: 2018-10-13
上传用户:leeh
宽带数字信道化接收机以其高性能在电子战和无线电通信中有着重要的运用.本文基于复杂电磁环境下电子战的运用需求, 分析了信道化接收机系统的发展现状和趋势;研究了目前的数字信道化接收机技术的主要系统结构及其发展趋势;重点分析了信道化接收机技术的发展历程和发展趋势.根据目前的信道化接收机系统和数字信道化接收机技术的现状可以看出, 数字信道化接收机发展的一个趋势是:宽带数字化( 大量子信道) 和非均匀信道化接收机及动态信道化接收机
上传时间: 2021-09-23
上传用户:willlee
lm75A温度数字转换器 FPGA读写实验Verilog逻辑源码Quartus工程文件+文档资料,FPGA为CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做为你的学习设计参考。LM75A 是一个使用了内置带隙温度传感器和模数转换技术的温度数字转换器。它也是一个温度检测器,可提供一个过热检测输出。LM75A 包含许多数据寄存器:配置寄存器用来存储器件的某些配置,如器件的工作模式、OS 工作模式、OS 极性和OS 故障队列等(在功能描述一节中有详细描述);温度寄存器(Temp),用来存储读取的数字温度;设定点寄存器(Tos & Thyst),用来存储可编程的过热关断和滞后限制,器件通过2 线的串行I2C 总线接口与控制器通信。LM75A 还包含一个开漏输出(OS),当温度超过编程限制的值时该输出有效。LM75A 有3 个可选的逻辑地址管脚,使得同一总线上可同时连接8个器件而不发生地址冲突。LM75A 可配置成不同的工作条件。它可设置成在正常工作模式下周期性地对环境温度进行监控或进入关断模式来将器件功耗降至最低。OS 输出有2 种可选的工作模式:OS 比较器模式和OS 中断模式。OS 输出可选择高电平或低电平有效。故障队列和设定点限制可编程,为了激活OS 输出,故障队列定义了许多连续的故障。温度寄存器通常存放着一个11 位的二进制数的补码,用来实现0.125℃的精度。这个高精度在需要精确地测量温度偏移或超出限制范围的应用中非常有用。正常工作模式下,当器件上电时,OS 工作在比较器模式,温度阈值为80℃,滞后75℃,这时,LM75A就可用作一个具有以上预定义温度设定点的独立的温度控制器。module LM75_SEG_LED ( //input input sys_clk ,input sys_rst_n ,inout sda_port ,//output output wire seg_c1 ,output wire seg_c2 ,output wire seg_c3 ,output wire seg_c4 ,output reg seg_a ,output reg seg_b ,output reg seg_c ,output reg seg_e ,output reg seg_d ,output reg seg_f ,output reg seg_g ,output reg seg_h , output reg clk_sclk );//parameter define parameter WIDTH = 8;parameter SIZE = 8;//reg define reg [WIDTH-1:0] counter ;reg [9:0] counter_div ;reg clk_50k ;reg clk_200k ;reg sda ;reg enable ;
上传时间: 2021-10-27
上传用户: