摘要:本文介绍了使用Cadence APD完成一款SIP芯片BGA封装的设计流程。结合Cadence APD在BGA封装设计方面的强大功能,以图文并茂、实际设计为例说明Cadence APD完成包含一块基带芯片和一块RF芯片的BGA封装的设计方法和设计流程。该设计方法对于SIP封装设计、加速设计周期、降低开发成本具有直接的指导价值。关键词:Cadence APD、SIP设计、BGA封装设计1引言随着通讯和消费类电子的飞速发展,电子产品、特别是便携式产品不断向小型化和多功能化发展,对集成电路产品提出了新的要求,更加注重多功能、高集成度、高性能、轻量化、高可靠性和低成本。而产品的快速更新换代,使得研发周期的缩短也越来越重要,更快的进入市场也就意味着更多的利润。微电子封装对集成电路(IC)产品的体积、性能、可靠性质量、成本等都有重要影响,IC成本的40%是用于封装的,而产品失效率中超过25%的失效因素源自封装,封装已成为研发新一代电子系统的关键环节及制约因素(图1.1)。系统封装(Sip)具有高密度封装、多功能化设计、较短的市场进入时间以及更低的开发成本等优势,得到了越来越多的关注。国际上大的封装厂商如ASE、Amkor、ASAT和Starchips等都已经推出了自己的SIP产品。
标签: cadenceapd sip 芯片封装
上传时间: 2022-07-04
上传用户:
·基于MATLAB的FIR带阻数字滤波器的设计
上传时间: 2013-04-24
上传用户:huyanju
8位十进制显示数字频率计(带周期)设计报告
上传时间: 2014-12-24
上传用户:onewq
51带音乐的数字钟程序_cumt_信科10
上传时间: 2013-10-15
上传用户:miaochun888
带整点报时与闹钟功能的数字钟
上传时间: 2014-12-25
上传用户:ttpay
数字图像马赫带,正弦波等现象的实现
标签: 数字图像
上传时间: 2014-01-15
上传用户:wpt
IIR数字滤波器,设计方法,低通、高通、带通、带阻
上传时间: 2013-12-09
上传用户:cc1915
数字带通滤波器的设计过程。共3个源程序。其中,dos.cpp为带通FIR的源程序,其中的滤波器阶数n,滤波器的低频fln,滤波器的高频fhn,窗函数w,可以按照自己的要求改变。这里采用的是汉宁窗。主函数main.cpp实现输入与fir的h(n)的卷积,输出结果Y(n),并将其存储在y.txt中。最后,graphics.cpp从y.txt读取数据,再由语句画出波形,可以清楚地看出计算结果是否正确,并进行比较。
上传时间: 2015-03-24
上传用户:123456wh
简单计算器(带密码“111111”) 进行简单的数字计算 包括“+” “-” “*” “/” “乘方”
上传时间: 2015-03-31
上传用户:ljmwh2000
用ATmega16实现的多功能带音乐闹铃(老鼠爱大米)的数字时钟,有3个功能键设置。具体功能为:秒表计时,闹铃音乐,时钟,校时设置。可以学习状态机的编程思想。
上传时间: 2013-12-05
上传用户:jiahao131