CadenceAPD在一款SIP芯片封装设计中的应用 - 免费下载

技术资料资源 文件大小:2212 K

📋 资源详细信息

文件格式
PDF
所属分类
上传用户
上传时间
文件大小
2212 K
所需积分
2 积分
推荐指数
⭐⭐⭐ (3/5)

💡 温馨提示:本资源由用户 wky20090436 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。

资源简介

摘要:本文介绍了使用Cadence APD完成一款SIP芯片BGA封装的设计流程。结合Cadence APD在BGA封装设计方面的强大功能,以图文并茂、实际设计为例说明Cadence APD完成包含一块基带芯片和一块RF芯片的BGA封装的设计方法和设计流程。该设计方法对于SIP封装设计、加速设计周期、降低开发成本具有直接的指导价值。

关键词:Cadence APD、SIP设计、BGA封装设计1引言

随着通讯和消费类电子的飞速发展,电子产品、特别是便携式产品不断向小型化和多功能化发展,对集成电路产品提出了新的要求,更加注重多功能、高集成度、高性能、轻量化、高可靠性和低成本。而产品的快速更新换代,使得研发周期的缩短也越来越重要,更快的进入市场也就意味着更多的利润。微电子封装对集成电路(IC)产品的体积、性能、可靠性质量、成本等都有重要影响,IC成本的40%是用于封装的,而产品失效率中超过25%的失效因素源自封装,封装已成为研发新一代电子系统的关键环节及制约因素(图1.1)。系统封装(Sip)

具有高密度封装、多功能化设计、较短的市场进入时间以及更低的开发成本等优势,得到了越来越多的关注。国际上大的封装厂商如ASE、Amkor、ASAT和Starchips等都已经推出了自己的SIP产品。


立即下载此资源

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

资源说明

📥 下载说明

  • 下载需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传
  • 资源永久有效

📦 使用说明

  • 下载后用解压软件解压
  • 推荐 WinRAR 或 7-Zip
  • 如有密码请查看说明
  • 解压后即可使用

🎁 积分获取

  • 上传资源获得积分
  • 每日签到免费领取
  • 邀请好友注册奖励
  • 查看详情 →

相关标签

点击标签查看更多相关资源:

相关资源推荐