基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
上传时间: 2013-08-06
上传用户:taozhihua1314
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。
上传时间: 2013-08-06
上传用户:wangzhen1990
实现LCD1602的字符数字字母等显示功能,结合VHDL语言在Q2下实现
上传时间: 2013-08-06
上传用户:1234xhb
基于FPGA实现的一种新型数字锁相环
上传时间: 2013-08-07
上传用户:2467478207
多通道同步数据采集系统的典型模型,并针对医疗系统设计完成了基于ADC0809的多通道同步数据采集装\r\n置,采集综合运用了光耦隔离及抗干扰、自修复等技术,提高了系统的性价比。\r\n
上传时间: 2013-08-08
上传用户:busterman
基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO 位宽、提高传输带宽,降低了占用EMIF 总线的时间 利用数字延迟锁相环逻辑,提高了显示接口时序控制精度. 系统软件由驱动层、管理层和应用层组成,使得硬件管理与
上传时间: 2013-08-08
上传用户:PresidentHuang
《数字信号处理的FPGA实现》代码,数字信号处理一些算法的FPGA代码,比较全
上传时间: 2013-08-08
上传用户:sssl
基于VHDL语言的一个新型串行数字通信模块。
上传时间: 2013-08-09
上传用户:bvdragon
FPGA&CPLD数字电路设计 数字滤波电路 设计
上传时间: 2013-08-09
上传用户:文993
FPGACPLD数字电路设计经验分享,CPLD
上传时间: 2013-08-10
上传用户:lyy1234