频率特征测试仪是用来测量电路传输特性和阻抗特性的仪器,简称扫频仪。扫频信号源是扫频仪的主要功能部件,作用是产生测量用的正弦扫频信号,其 扫频范围可调,输出信号幅度等幅。本设计采用DDS(数字频率合成技术)产生扫频信号,以Xilinx FPGA为控制核心,通过A/D和D/A等接口电路,实现扫频信号频率的步进调整、幅度与相位的测量,创新的使用了计算机软件作为仪器面板来显示被测网络 幅频特性与相频特性,并且测试结果可保存到各种存储介质中。
标签: FPGA PCB 数字存储 扫频仪
上传时间: 2013-10-19
上传用户:xiaoxiang
本资料是关于基于Quartus II FPGA/CPLD数字系统设计实例(VHDL源代码文件),需要的可以自己下载。
标签: Quartus FPGA CPLD VHDL
上传时间: 2013-10-13
上传用户:caiiicc
Verilog数字系统设计教程(第二版) 夏宇闻
标签: Verilog 数字系统 设计教程
上传时间: 2014-12-28
上传用户:牛布牛
国外经典教材 数字信号处理的FPGA实现
标签: FPGA 数字信号处理
上传时间: 2013-11-04
上传用户:asdkin
基于FPGA的四阶IIR数字滤波器
标签: FPGA IIR 数字滤波器
上传时间: 2013-10-17
上传用户:fanxiaoqie
基于FPGA的数字滤波系统设计
标签: FPGA 数字滤波 系统设计
上传时间: 2013-11-07
上传用户:erkuizhang
用FPGA设计多功能数字钟
标签: FPGA 多功能 数字
上传时间: 2013-11-16
上传用户:1234567890qqq
基于FPGA简易数字频率计设计
标签: FPGA 数字 频率计设
上传用户:叶夜alex
为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。
标签: FPGA 数字稳定校正
上传时间: 2013-10-14
上传用户:603100257
基于FPGA的FIR数字滤波器算法实现
标签: FPGA FIR 数字滤波器 算法
上传时间: 2013-11-12
上传用户:xz85592677