基于FPGA的数字稳定校正单元的实现
为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
设计校正器:若系统不稳定,进行滞后-超前校正器的设计,要求校正后相角裕量γ≥40°;剪切频率ωc≥50rad/s。...
闭环控制系统的设计主要是对校正环节的设计,将单片机用于校正环节,提高了校正环节的灵活性、可对比性,给出了系统参数的调节依据,有一定的实验价值和使用价值....
电脑校正时间用的,解压出来运行就行了...