基于FPGA的数字稳定校正单元的实现 - 免费下载
教程资料资源
文件大小:980 K
💡 温馨提示:本资源由用户 dragn 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。
为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。

📂 共 5 个源码文件 点击文件名可在线查看源代码