虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字<b>移相器</b>

  • 软开关APFC倍频感应加热电源的研究

     随着功率开关器件的发展,电力电子装置日益小型化和高频化,电气性能大幅提高,但是随之产生的高次谐波却对电网造成严重污染。在电力电子设备中,整流器(AC/DC变流器)占有较大的比例,是主要的污染源。由于固态感应加热电源对于电网呈现非线性特性,从电网中输出的电流就不是标准的正弦曲线。高频谐波电流对电力设施产生过热或其他危害。   Boost电路应用到功率因数校正方面已经较为成熟,对于几百瓦小功率的功率因数校正,常规的电路是可以实现的。但是对于大功率诸如感应加热电源,还存在很多的实际问题。为了解决开关器件由于二极管反向恢复时产生的冲击电流而易损坏的情况,减少开关器件在高频下的开关损耗,本文采用一种无源无损缓冲电路取代传统的LC滤波电路。在分析了软开关电路的工作原理以及逆变模块的分时-移相功率控制策略后,应用Matlab软件进行了仿真,并通过实验结果验证了理论分析的正确性。

    标签: APFC 软开关 倍频 感应加热电源

    上传时间: 2014-12-24

    上传用户:RQB123

  • 基于交交变频的静止进相器研究

    阐述了异步电动机无功补偿的原理,提出了通过交交变频实现异步电动机无功功率补偿的方法。系统采用单片机控制,能够实现自动跟踪、自动补偿以达到提高电动机功率因数、降低电机定子电流、电机温升等目的。

    标签: 交交变频 静止进相器

    上传时间: 2013-11-09

    上传用户:TRIFCT

  • 基于单片机和FPGA的多功能计数器的设计

    以89S52单片机和EP1C6Q240C8型FPGA为控制核心的多功能计数器,是由峰值检波、A/D转换、程控放大、比较整形、移相网络部分组成,可实现测量正弦信号的频率、周期和相位差的功能。多功能计数器采用等精度的测量方法,可实现频率为1Hz~10MHz、幅度为0.01~5Vrms的正弦信号的精确测频,以及频率为10Hz~100kHz、幅度为0.5~5Vrms的正弦信号精确测相。液晶显示器能够实时显示当前信号的频率、周期和相位差。该多功能计数器精度高,界面友好,实用性强。 Abstract:  A multi-function counter,which uses89S52MCU and EP1C6Q240C8FPGA as a control core,consists of peak detector,A/D conversion,program-controlled amplification,compared shaping and phase-shifting network part.The counter measures the frequency,period and phase of sinusoidal signal.With the equal precision method,the multi-function counter achieves the precise frequency measurement of the sinusoidal signal which its frequency is from1Hz to10MHz,its amplitude is from0.01Vrms to5Vrms,as well as the accurate phase measurement of the sinusoidal signal which its frequency is from10Hz to100kHz,its amplitude is from0.5Vrms to5Vrms.The LCD monitor real-time displays the frequency,period and phase difference of current signal.The multi-function counter features high precision,friendly interface,and strong practical.

    标签: FPGA 单片机 多功能 计数器

    上传时间: 2013-11-15

    上传用户:gy592333

  • 基于DS18B20的自动调温光疗系统设计

    介绍了自动调温医用光疗系统的结构及软件设计原理,温度检测的实现方式及运用DS18B20测温的编程方法,并设计了一种用AT89C52中断控制可控硅移相触发的编程方法。该系统已成功用于医疗机构使用。

    标签: 18B B20 DS 18

    上传时间: 2013-11-04

    上传用户:894898248

  • 74系列选型参考资料

    74系列选型参考 00 四2 输入与非门01 四2 输入与非门(OC)02 四2 输入与非门03 四2 输入与非门(OC)04 六反相器05 六反相器(OC)06 六高压输出反相缓冲器/驱动器(OC,30V)07 六高压输出缓冲器/驱动器(OC,30V)08 四2 输入与门09 四2 输入与门(OC)10 三3 输入与非门11 三3 输入与门12 三3 输入与非门(OC)13 双4 输入与非门(有施密特触发器)14 六反相器(有施密特触发器)

    标签: 74系列 选型 参考资料

    上传时间: 2013-10-28

    上传用户:rocketrevenge

  • 用GPIO做步进电机控制

    用GPIO做步进电机控制:步进电机和普通电动机不同之处是步进电机接受脉冲信号的控制。步进电机靠一种叫环形分配器的电子开关器件,通过功率放大器使励磁绕组按照顺序轮流接通直流电源。由于励磁绕组在空间中按一定的规律排列,轮流和直流电源接通后,就会在空间形成一种阶跃变化的旋转磁场,使转子步进式的转动,随着脉冲频率的增高,转速就会增大。步进电机的旋转同时与相数、分配数、转子齿轮数有关。现在比较常用的步进电机包括反应式步进电机(VR)、永磁式步进电机(PM)、混合式步进电机(HB)和单相式步进电机等。其中反应式步进电机的转子磁路由软磁材料制成,定子上有多相励磁绕组,利用磁导的变化产生转矩。现阶段,反应式步进电机获得最多的应用。步进电机和普通电机的区别主要就在于其脉冲驱动的形式,正是这个特点,步进电机可以和现代的数字控制技术相结合。不过步进电机在控制的精度、速度变化范围、低速性能方面都不如传统的闭环控制的直流伺服电动机。在精度不是需要特别高的场合就可以使用步进电机,步进电机可以发挥其结构简单、可靠性高和成本低的特点。使用恰当的时候,甚至可以和直流伺服电动机性能相媲美。

    标签: GPIO 步进电机控制

    上传时间: 2013-11-05

    上传用户:xinzhch

  • 基于Proteus的单片机出租车计价器的设计

    随着单片机性能不断提高而价格却不断下降, 单片机控制在越来越多的领域得以应用。按照传统的模式, 在整个项目开发过程中, 先根据控制系统要求设计原理图, PCB 电路图绘制, 电路板制作, 元器件的焊接, 然后进行软件编程, 通过仿真器对系统硬件和软件调试, 最后将调试成功的程序固化到单片机中。这一过程中的主要问题是, 应用程序需要在硬件完成的情况下才能进行调试。虽然有的软件可以进行模拟调试, 但是对于一些复杂的程序如人机交互程序, 在没有硬件的时候, 没有界面的真实感, 给调试带来困难。在软硬件的配合中如需要修改硬件, 要重新制板, 在时间和投入上带来很大的麻烦。纵观整个过程, 无论是从硬件成本上, 还是从调试周期上, 传统开发模式的效率有待提高。能否只使用一种开发工具兼顾仿真, 调试, 制板, 以及最大限度的软件模拟来作为单片机的开发平台, 用它取代编程器、仿真器、成品前的硬件测试等工作是广大单片机开发者的梦想。 PROTEUS 软件介绍为了更加直观具体地说明Proteus 软件的实用价值, 本文以一具体的TAXI 的计价器和计时器电路板的设计过程为例。其电路板要实现的功能是:㈠计时功能(相当于时钟);㈡里程计价功能:两公里以内价格为4 元, 以后每一公里加0.7 元, 不足一公里取整(如10.3 公里取11 公里);㈢通过键盘输入里程, 模拟计算里程费, 实现Y= (X- 2)*0.7+4 的简单计算。基于上述功能, 选用ATMEL 公司生产的通用芯片AT89C51 单片机构成应用系统。AT89C51 是内含8 位4K 程序存储器, 128B 数据存储器, 2 个定时器/计数器的通用芯片。系统开发环境采用ProteusISIS 6。2.1 计价器模拟系统硬件构成系统主要由一个AT89C51 单片机、74LS373、74LS240、矩阵键盘、4 位7 段数码管等组成。通用AT89C51 单片机芯片作为整个电路的核心部分、74LS373 作为LED 段选控制、74LS240四路反相器则为4 位共阴极7 段数码管提供位选通信号、矩阵键盘输入控制信号。

    标签: Proteus 单片机 出租车计价器

    上传时间: 2013-11-09

    上传用户:木子叶1

  • 基于FPGA的DDS移相信号发生器设计

    目前利用DDS技术产生信号源的方法得到了广泛的应用,dds技术已经成为频率合成技术的发展的主流方向!

    标签: FPGA DDS 移相 信号发生器

    上传时间: 2013-10-16

    上传用户:xcy122677

  • Xilinx FPGA全局时钟资源的使用方法

    目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。  

    标签: Xilinx FPGA 全局时钟资源

    上传时间: 2014-01-01

    上传用户:maqianfeng

  • PSK移相键控调制电路设计

    一本初学者好教材

    标签: PSK 移相键控 电路设计 调制

    上传时间: 2013-11-20

    上传用户:unmwq