虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字<b>加速度</b>计

  • 基于FPGA的全同步数字频率计的设计

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-04-24

    上传用户:qqoqoqo

  • 基于FPGA的数字频率计的设计与实现

    介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码

    标签: FPGA 数字频率计

    上传时间: 2013-05-22

    上传用户:qb1993225

  • 基于51单片机的数字频率计

    基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^

    标签: 51单片机 数字频率计

    上传时间: 2013-07-03

    上传用户:akk13

  • ITU-T G.729的一个实现例子(包括附录b的vod检测等功能)

    ·ITU-T G.729的一个实现例子(包括附录b的vod检测等功能)-ITU-T g.729 example, include VOD detect of reference B, etc.文件列表(点击判断是否您需要的文件):   g729b_v14   .........\acelp_co.c   .........\basic_op.c   .....

    标签: ITU-T nbsp 729 vod

    上传时间: 2013-05-20

    上传用户:Garfield

  • 基于MATLAB的B样条小波程序的实现

    · 摘要:  MATLAB是一种建立在向量、数组、矩阵基础上,面向科学和工程计算的高级语言,为科学研究和工程计算提供了一个方便有效的工具.该文简要介绍了B样条和B样条小波的构成,并利用MATLAB语言编写了绘制任意阶B样条和B样条小波图形的程序.  

    标签: MATLAB 程序

    上传时间: 2013-04-24

    上传用户:sqq

  • 苏泊尔C21S02-B电磁炉电路图

    苏泊尔C21S02-B电磁炉电路图,红线标注,重点模块说明!

    标签: 21 02 苏泊尔 电磁炉电路图

    上传时间: 2013-06-22

    上传用户:huangzr5

  • ADS-B接收机DIY全套资料

    制作基于PIC Mcu 的ADS-B接收机的全套资料,包括SCH、PCB、源码和PC端软件。

    标签: ADS-B DIY 接收机

    上传时间: 2013-04-24

    上传用户:cx111111

  • 基于FPGA数字频率计的实现

    基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。

    标签: FPGA 数字频率计

    上传时间: 2013-08-05

    上传用户:13736136189

  • 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计

    基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序

    标签: FPGA VHDL 数字频率计 硬件描述语言

    上传时间: 2013-08-06

    上传用户:taozhihua1314

  • 对硅微谐振式加速度计的数据采集电路开展研究工作

    项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。\\r\\n按研究内容设计了软硬件。软件采用多周期同步法

    标签: 硅微 加速度计 数据采集电路 谐振式

    上传时间: 2013-08-11

    上传用户:csgcd001