基于单片机与可编程逻辑控制器的控制系统分析与设计,此源码为硕士论文,有您所需的全套资料,详尽可靠,绝对准确!
上传时间: 2013-12-25
上传用户:BIBI
VHDL数字控制系统设计代码 ALARM_SET,BCD_ADD等53个实例,非常适合初学者学习参考
标签: ALARM_SET BCD_ADD VHDL 数字控制
上传时间: 2016-06-20
上传用户:cuiyashuo
FPGA视频控制器设计,FED驱动控制系统的研制与FPGA设计
上传时间: 2016-06-21
上传用户:gundamwzc
直流电机调速系统模糊控制的仿真设计,有比较使用的控制段程序
上传时间: 2016-06-21
上传用户:宋桃子
UART发送TX控制电路设计,以波特率产生器的EnableTX将数据DATAO以LOAD信号将其送入发送缓冲器Tbuff,并令寄存器内容已载有数据而非空出的标志tmpTBufE=0。当同步波特率信号来临时监视是否处于tmpTBufE=0(内有数据)以及tmpTRegE=1(没有数据)。即处于尚未启动发送态则将Tbuff缓冲寄存器 送入传输寄存器Treg内并令tmpTRegE=0(内又送入数据),但因Tbuff已转送入缓冲寄存器TregE内,为空故令tmpTBufE=1,此tmpTBufE代表缓冲寄存器Tbuff是否为空可再予以送入新的要发送的数据。假如tmpTRegE=0(内有数据)则便要开始进行数据串行传输,传出数据为8位,连同启动信号“0”共需9位的发送计数,以BitCnt作计数。当BitCnt=0计数器便开始递加计数字节,同时令起始信号为0,送入TxD输出端输出。而计数器为1-8时都将TReg的最低位Treg(0)输出到TxD端,并令Treg[]作算术右移运算,依次将Treg[]的D7-D0通过D0移到TxD端输出,直到第9位时停止移位,并将停止位TxD=0发送而结束一个8位数据的发送。
上传时间: 2016-06-23
上传用户:kristycreasy
该文提出调整系统控制量的模糊PID控制器的计算机设计与仿真。以碱回收炉的水位控制为例具体论述调整系统控制量的模糊PID控制器的设计、2-D控制表的建立、以及控制器计算机设计与仿真的实现。借助MATLAB模糊控制工具箱和SIMULINK仿真工具进行的仿真实验表明,该控制器既吸收了模糊控制器良好的动态性能,又克服了模糊控制器静态性能较差的缺点。并且为碱回收炉上汽包水位控制提出了一种新的尝试。该控制器结构简单、参数调整方便、快捷。
上传时间: 2016-06-24
上传用户:zhenyushaw
汇编语言的课程设计程序.是用控制键盘发声的
上传时间: 2013-12-15
上传用户:13215175592
IEEE1394视频视觉系统中DSP控制处理器的软硬件设计,可用于指导1394节点软件设计
上传时间: 2014-01-05
上传用户:daoxiang126
简彩蝶字体让你拥有漂亮字体设计从而有效控制
上传时间: 2014-01-26
上传用户:zhoujunzhen
介绍了一种采用硬件控制的自动数据采集系统的设计方法,包括数字系统自顶向下的设计思路、Verilog HDL对系统硬件的描述和状态机的设计以及MAX+PLUSII开发软件的仿真。设计结果表明:该采集系统具有很高的实用价值,极大地提高了系统的信号处理能力。
上传时间: 2016-07-01
上传用户:czl10052678