时-频分析中,对瞬时频率的估计和解释,其中包括算法和应用.对信号处理来说,是一篇十分有用的文章,希望大家喜欢
上传时间: 2014-10-25
上传用户:450976175
基于FPGA的数字频率计,超大范围测量,误差非常之小,内含详细程序
上传时间: 2014-01-22
上传用户:chens000
一个统计英语单词出现频率的软件源程序,结果按频率从大到小排列,并给出频率.该软件将统计结果存于记事本中.
上传时间: 2015-09-13
上传用户:liuchee
简单的哈夫曼树的编码实现。 将出现不同频率的字母,转化为编码!
上传时间: 2014-01-18
上传用户:yyyyyyyyyy
m16+cp2200组成的网络接口。 m16使用内部RC振荡8M,如果要提高主频,请注意修改模拟总线读函数。 cp2200模块使用www.icdev.com.cn的,更改pin44连接VCC,即总线复用方式,地址数据复用。 软件编写使用avrstudio4.12+sp4+winavr(avrstudio自带的winavr嵌入方式)。 硬件连接: m16 | cp2200 PORTA | AD0-7 PB0 | RST PB1 | CS PB2 | RD PB3 | WR PD2 | INT PD3 | ALE(A3) 由于采用的是m16做为主控,只能使用总线模拟方式,其读写速度有限,经测试约为双向11.8kBps(90kbps)。 由于ram有限,仅仅采用了332Bytes的数据缓冲做为收发buffer,超过此长度的以太网包将抛弃。 此工程文件仅仅做为cp220x的一个移植范例,高级tcpip应用代码因商业缘故不会提供,请勿找我询问。
上传时间: 2015-09-13
上传用户:zhengzg
基于Verilog-HDL的硬件电路的实现 9.4 脉冲频率的测量与显示 9.4.1 脉冲频率的测量原理 9.4.2 频率计的工作原理 9.4.3 频率测量模块的设计与实现 9.4.4 while循环语句的使用方法 9.4.5 门控信号发生模块的设计与实现 9.4.6 频率计的Verilog-HDL描述 9.4.7 频率计的硬件实现
标签: Verilog-HDL 9.4 脉冲 频率
上传时间: 2013-12-01
上传用户:frank1234
利用单片机的压频转换,利用频率从而测量电压的大小.
上传时间: 2015-09-18
上传用户:FreeSky
这是eda初学者可以借鉴的两个关于电子频率计的VHDL设计实例
上传时间: 2015-09-18
上传用户:sssl
我暑假课程设计做的题目,电子频率计的设计 包括源码和电路图 还有实物照片
上传时间: 2015-09-18
上传用户:songrui
基于嵌入式的正弦查表程序.在sintable.asm中定义的正弦表.系统频率设置49.152MHz,强振模式.
上传时间: 2013-12-13
上传用户:dragonhaixm