抢答器设计源程序。包括算法设计,具体实现,文档等完整结构体系。
上传时间: 2016-01-25
上传用户:epson850
这个是一个关于CAN总线的控制收发器SJA1000的波特率的设计方法,希望对大家有用
上传时间: 2016-02-02
上传用户:海陆空653
这是本人的课程设计,自动售货机,内容有文件的操作,向量与迭代器的使用,友元函数的使用
上传时间: 2016-02-08
上传用户:epson850
用verilog实现的抢答器程序,在Quartus II上编译通过并成功运行
上传时间: 2014-01-14
上传用户:sunjet
利用单片机制作音乐播放器的课程设计报告. 作为单片机的重要硬件资源之一,利用定时器可以产生各种固定频率的方波信号,也可以产生包括“Do“、“Re“、“Me“--等音阶在内的各种频率声音。在此设计中我们采用12MHz的晶振,产生的频率信号即音乐信号由P3.7口输出,信号经过放大后由喇叭发出声音。
上传时间: 2014-11-06
上传用户:懒龙1988
本文介绍了USB设备Bulk模式驱动程序的设计。该设计使用FIFO消息队列、信号量机制和定时器中断机制,可在不同的操作系统中实现。文中所用到的程序体系结构对于实现不同USB设备进行Bulk模式通讯是通用的。
上传时间: 2014-01-20
上传用户:wpwpwlxwlx
可以帮助需要做课程设计的朋友,次设计的功能是:主持人按开始按钮,如果10秒内没人抢答,喇叭项,并停止答题,该次抢答报废,如果4人中有人抢答,先抢答成功者的灯亮,其他人再按无效(除了主持人按复位),同时显示组别,抢答时间为10秒,超时作答无效.
上传时间: 2016-03-11
上传用户:jeffery
电子秒表的设计 1、用系统8253定时器提供的55ms定时单位,设计秒表定时程序。 2、有关系统定时方法: PC机系统中的8253定时器0工作于方式3,外部提供一个时钟作为CLK信号, 频率:f=1.1931816MHz。 定时器0输出方波的频率:fout=1.1931816/65536=18.2Hz。 输出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中断,作为定时信号。可用 5945ms作基本计时单位。 用BIOS调用INT 1AH可以取得该定时单位。例:1秒=18.2 (计时单位)
上传时间: 2016-03-13
上传用户:asdkin
描述了一个8 通道压频转换( ) 数据采集器的硬件设计和实现过程. 该数据采集 V FC 程序 原理
上传时间: 2013-12-30
上传用户:yxgi5
求(汇编语言课程设计)八位数字抢答器
上传时间: 2016-03-23
上传用户:leixinzhuo