随着电力电子技术的发展,模块化程度低、缺乏灵活性、设计复杂、标准化程度低等因素日益成为制约其发展的瓶颈。而电力电子结构块(PEBB)正是为解决以上问题而提出的方法。因此研究利用PEBB来组建功率变换器具有一定的优势和重要的意义。 本文将电子技术和计算机技术等领域先进的、成熟的集成相关的技术应用于电力电子系统集成中,对电力电子系统集成中的操作系统、分布式控制技术和通信技术进行了研究。 将电力电子系统进行结构划分,分为PEBB功率部分和通用控制部分。对于功率部分,采用分立元件设计了一个半桥PEBB,包括主电路、保护电路、驱动电路、吸收电路和滤波电路等。在分析和对比了各种通信接口后选择具有“即插即用”功能的通用串行接口(USB)做为PEBB的数字通信接口。对于通用控制部分,选用具有高性价比的ARM7芯片S3C44B0X做为核心处理单元,辅以相应的外围电路。采用USB主机控制芯片使其具有类似USB主机的功能,实现与PEBB的通信和方便“即插即用”的管理。在软件设计上引入实时操作系统UC/OS-Ⅱ,采用多任务系统的形式,满足电力电子操作系统实时性的要求。然后,用两个半桥PEBB和一个通用控制器组成了一个单相全桥电压逆变器,分析和解决PEBB之间的同步等问题。最后给出并分析了实验结果。 通过上述工作,验证了PEBB对解决当前电力电子技术系统集成问题的可行性,为后续研究打下基础。
上传时间: 2013-07-12
上传用户:weddps
随着电子技术的快速发展,嵌入式系统已经成为热点。嵌入式系统大量应用在自动控制、工业设备和家用电器当中。当前应用的产品常以嵌入式处理器的形式出现,常用的如PDA、交换机、路由器等。嵌入式的广泛应用大大提高了人们的生活水平。位置敏感探测器(Position Sensible Detector)是一种基于半导体PN结横向光电效应的光电器件。它具有分辨率高、响应速度快、信号处理电路相对简单等优点。我们经常将PSD应用在与位置、距离、位移、角度的微小测量有关的场合。本文选用了一维PSD作为系统的探测器,结合嵌入式技术,将PSD应用于微小位移测量,实现了对微小位移的检测。 本研究以PSD、ARM、PC机为核心完成了对位移测量系统的设计。以PSD为核心实现了对信号的转换,利用PSD结合光学三角测量法将位移信号转换成电压信号,然后对电压信号进行放大、滤波等处理之后交由A/D器件进行模数转换。以ARM为核心,主要实现了对数据的处理,存储和通信等功能。将取得的数字量信号通过特定的软件程序编程得到位移信号。以PC机为核心,利用VB6.0实现了对实验数据的显示。PC根据得到的值与设定值进行比较,根据这个差值我们可以对系统进行进一步的完善。分析了位移传感器技术、微处理器ARM和嵌入式操作系统的特点、优势和国内外的研究现状;而后介绍了微小位移测量系统的总体功能、系统的总体硬件框架;叙述了位置敏感探测器PSD的原理和结构,介绍了将PSD应用于位移测量的设计过程;在ARM最小系统的硬件平台下,结合PSD实现了整个系统的硬件设计;软件设计上,以uClinux操作系统作为软件平台,利用内核裁剪技术,移植了BOOTLOADER,设计了Linux驱动程序和应用程序;最后在系统进行调试的时候,对系统进行了必要的改进,主要是设计了相应的非线性补偿电路,利用MATLAB对实验数据进行了拟合与分析。通过实验数据表明,基于ARM和PSD的微小位移测量系统具有精度高,响应速度快,并且成本低等优点。
上传时间: 2013-04-24
上传用户:gcs333
目前运动控制主要有两种实现方式,一是使用PLC加运动控制模块来实现:二是使用PC加运动控制卡来实现。两者各有优缺点,但两者有以下共同的缺点:一是由于它们儿乎都是采用通用微控制器(MCU和DSP)来实现电机控制,由于受CPU速度的限制,以及CPU的多个进程同时处理,故无法在控制精度和控制速度比较高的场合中应用。二是它们的设计只是把运动控制部件当作系统的一个部分,如果要完成一个机械设备的完整控制,还需要辅助有其他的数字量/模拟量控制设备。这样在提高了系统成本的同时,也降低了系统的可靠性。 论文设计了一种基于ARM+CPLD的高速运动控制器,该控制器采用高速的CPLD处理器来完成电机的闭环控制,辅助以NXP的32位ARM7TDMI处理器LPC231X来实现复杂的运动规划,使得运动控制精度更高、速度更快、运动更加平稳;同时为系统扩展了常规运动控制卡不具备的通用I/O接口,除开4轴运动控制所需要的8点高速脉冲输入和8点高速脉冲输出外,系统具有24点数字量输入(可选共阴或共阳),25点继电器输出,仅一台这样的专用设备就可以完成4轴运动控制和设备上其它开关量控制。 系统采用可移植的软、硬件设计。硬件上以运动控制部件为核心,可以方便的在ARM处理器预留的资源上扩展出数字输入,数字输出,AD输入,DA输出等常用功能模块。系统软件构架如下:在最上层,系统采用μC/OS-Ⅱ操作系统来完成系统任务调度;在底层,将底层设备的操作打包编写成底层驱动的形式,可直接供用户程序调用;在中间层,可根据不同的用户要求编写用户程序,再将其传递给μC/OS-Ⅱ来调度该用户程序。 将该运动控制器应用于工业应用中的套标机,在对套标机进行运动分解之后,结合套标机的电气特性,很好的实现了运动控制器在套标机上的二次开发,满足了套标机在现场中的应用。
上传时间: 2013-04-24
上传用户:牛津鞋
这篇论文在系统分析国内外雷达伺服控制系统研究现状的基础上,选定以ARM为内核的基于ARM+FPGA的雷达伺服控制器为研究对象。 首先,根据雷达伺服控制系统功能要求与性能指标,进行系统的硬件设计:选择基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作为主控芯片,ARM与FPGA的连接形式采用中断+存储器的形式;将ARM与FPGA上多余的引脚引出作为将来升级的需要;还画出ARM+FPGA的雷达伺服控制器的系统图并制作了PCB板。 其次,选用PID对伺服系统进行控制,模糊神经网络综合了模糊控制和神经网络的优点,并利用模糊神经网络算法对PID参数进行在线调整。用Matlab7.1进行仿真,其结果表明:该控制算法对系统具有良好的控制效果,性能较常规PID得到较大改善。 最后,根据FPGA在伺服系统主要任务,用VHDL语言和原理图在FPGA芯片中分别编制实现DAC0832接口控制功能、光电编码器与脉冲发生电路的程序代码;并在Quartus II6.0环境下通过仿真,且得到仿真的波形符合系统功能要求。采用C语言编写在ARM中实现模糊神经网络PID控制算法的代码,通过CodeWarrior for ARM的编译无误后,生成可执行文件.axf,,调用AXD进行在线仿真调试。仿真结果表明:模糊神经网络PID算法对伺服系统能够进行有效控制。 结果表明:ARM作为伺服控制器的内核,其性价比与集成度高:用FPGA芯片实现接口电路使伺服控制器的可靠性高、速度快、可配置及连接方式灵活。因此采用基于ARM+FPGA的雷达伺服控制器,提高了系统的开放性、实时性、可靠性,降低了系统功耗,具有重要的应用价值。
上传时间: 2013-06-30
上传用户:Ruzzcoy
心脏疾病一直是威胁人类生命健康的主要疾病之一。研究无创的心电信号检测设备来检测与评价心脏功能的状况,并研究心脏疾病的成因是生物医学电子学的重要研究课题之一。动态心电记录仪(Holter)是用于记录24小时长时间心电图的一种设备。研制高性能的动态心电记录、监护系统对于心血管疾病的诊断和治疗具有十分重要的意义。 Holter技术发展至今已有几十年历史,但目前的Holter仍存在许多不足之处:(1)许多Holter采用8位、16位单片机作为控制系统,运算能力有限,无法加入自动诊断功能:(2)数据存储采用固定焊接在板上的存储芯片,容量小,数据取出回放不方便;(3)大部分Holter还不能实现心电信号的实时远程传输,心电数据的分析以及分析报告的获取往往要滞后好几天时间,不利于心脏疾病的及早诊断及治疗。 针对这些不足,本文设计了一个基于ARM(一种32位嵌入式处理器)的动态心电记录仪。该记录仪具有运算功能强、能够实现心电信号实时远程网络传输的特点。为确保信息不会因网络传输故障而丢失,本系统同时还采用了便于携带的SD(Secure Digital Memory)闪存卡作为存储媒介,具有大容量数据存储的功能。本文设计的系统主要完成的任务有心电信号的采集、心电信号的放大滤波、心电信号的显示和心电信号的存储与传输。整个系统由一片ARM嵌入式微处理器控制,本系统中采用的嵌入式微处理器是三星的S3C44BOX。放大和滤波电路主要是对电极导联传来的心电信号进行放大和滤除干扰信号,以获取合适的信号大小并保证采集的心电信号的正确性。心电信号的显示是把心电信号实时地显示在Holter的液晶屏上,能使患者直观地观察到自己的心电信号情况。心电信号的存储采用了容量大、成本及功耗低并且体积小方便携带的SD卡来存储心电数据。心电数据的传输是通过以太网实现的,以太网可以实现快速、高正确率的传输。传输的数据由医院内的服务器接收,并且在服务器端对心电信号进行相应的显示和处理。为实现上述功能编写的系统软件包括Holter的Bootloader的设计、uCLINUX操作系统的移植、A/D转换程序、液晶屏的控制及菜单程序、SD卡FAT文件格式的数据存储和服务器端数据接收、波形显示程序。本系统经过一定的实验证明符合设计要求,具有体积小、成本低、使用方便的特点。
上传时间: 2013-07-10
上传用户:Amos
研究如何将当前流行的嵌入式技术应用于工业领域中的数据采集与记录方面,是当今工业过程测量控制领域发展的一个必然方向。 本论文所设计完成的嵌入式工业过程数据采集与记录系统,是以32位ARM7微处理器S3C44B0X为核心,取代了传统的单片机,并且引入了μClinux多任务实时操作系统。采集到的工业现场的实时数据,经A/D转换等步骤处理后,显示在高分辨率的彩色LCD上。在MiniGUI的支持下,通过丰富的图形界面功能,以曲线或表格的形式显示工业现场实时数据的变化趋势,具有良好的人机界面。输入功能通过点击触摸屏来实现,可以像使用Windows操作系统一样,点击菜单、滚动条、列表框、按钮等控件以完成相应的操作。数据的记录完全脱离PC机,显示在LCD上的数据,可以实时的以文件的形式存储在Nand Flash中,必要的时候通过USB接口用U盘导出。μClinux操作系统中移植了BOA网络服务器和CGI脚本程序,因此具有动态Web监控功能,用户可以在PC机上的浏览器中通过网络随时监测工业现场的实时数据。 经过测试,该系统可以稳定可靠的运行,完全实现了工业现场数据的实时采集、人性化显示、规范化操作、脱机化记录和网络化监测等一系列功能,取代了传统的底层智能仪表搭配PC机的构架,将其功能合二为一,对工业企业的技术进步和生产过程的现代化有着重要的作用。
上传时间: 2013-07-18
上传用户:qwe1234
随着现代电子信息技术和我国汽车制造业的强劲增长,汽车已不再是简单的交通工具,而是成为现代科技的载体。汽车的快速增长虽然使我们的出门更加便利,但同时也带来了诸多社会问题。如:交通事故率上升、交通事故判别和车辆的规范化管理难度加大等。论文针对以上问题提出了使用视频记录的解决方法。 论文设计了一种基于ARM的嵌入式数字视频记录系统。该系统能够将安装在汽车中的摄像头拍摄到的汽车前视景和仪表显示画面进行压缩并以文件的形式存储,事后通过回放系统将记录的文件进行播放,可以以此来规范车辆管理、判断交通事故原因和保障乘客安全。系统采用嵌入式技术并选用32位的ARM微控制器,使用先进的视频解码、编码芯片,成功实现对实时视频的采集、压缩及储存记录。介绍目前数字视频技术的发展及应用状况、阐述视频记录系统所涉及的视频压缩和嵌入式系统设计基本理论,提出视频记录系统的设计方案。重点对基于ARM的嵌入式数字视频记录系统的系统硬件、软件设计做了详细的论述。硬件部分以ARM芯片LPC2210为核心控制器,以SAA7113H和Z1510为视频压缩核心硬件,完成ARM最小系统、视频图像信号的解码和编码压缩电路、IDE储存接口等电路设计;软件部分采用稳定可靠的μC/OS-Ⅱ嵌入式实时操作系统,实现μC/OS-Ⅱ在LPC2210上的移植,完成系统的硬件初始化和IDE驱动的编写调试,使整个系统的各个部分能够协调的工作。 试验表明,基于ARM的嵌入式数字视频记录系统能够实现对数字视频信号的长时间实时采集、压缩记录。压缩后的数据符合MPEG-1标准。
上传时间: 2013-07-07
上传用户:万有引力
汽车仪表是驾驶员获取汽车状态信息的关键设备,对汽车的安全行驶起着重要的作用。近年来,随着计算机、微电子和各种现场总线通信技术的广泛应用,汽车电子技术得到了迅猛的发展,汽车仪表盘上显示的信息不断增加,传统的机械式、电气式组合仪表越来越无法满足使用的需求。特别是随着汽车GPS导航、自动驾驶等新技术的日趋成熟,汽车仪表成为集显示、控制、通讯、娱乐为一体的汽车综合信息显示中心已经指日可待。 本文提出并设计了一种以ARM器件为CPU,以嵌入式Linux为操作系统的车载仪表盘系统。该仪表盘以嵌入式微处理器为核心,对汽车的各种信息状态,如电池电压、车速等参数进行采集、处理、显示和报警提示,驾驶员根据报警提示的结果进行相应的处理,以使汽车安全正常行驶。仪表盘本身作为汽车CAN总线的一个节点,支持CAN通信,可以接收来自其它CAN节点的信息并显示,也可以发送控制信息至其它CAN节点。该仪表盘在外型上不同于传统的汽车仪表,其显示端使用一个LCD显示屏代替原有的显示设备,汽车运行的所有状态信息都在该屏上显示,但为延续传统的操作习惯,将原来的车速、发动机转速等用指针显示的信息在显示屏上以模拟表的形式显示。并对越限工况和各种违规操作,在显示屏上以图形指示灯的形式闪烁显示并同时以真人语音进行提醒。 本文在简要介绍了汽车仪表发展趋势的基础上,重点论述了嵌入式系统的开发流程和模式,包括开发平台的搭建、驱动程序的开发、图形显示界面的开发和应用程序的设计。在嵌入式系统设计中,硬件、软件的可裁剪是其最大的特点,因此,增加功能模块(比如本系统中用到的CAN通信模块、音频输出模块等)是嵌入式系统设计中的一个重点和难点,所以本文重点之一是放在驱动模块的设计上。同时,作为信息显示中心,信息显示要求及时、准确、有美感,因此,图形界面的开发也是重点之一。 本课题所设计的汽车仪表,作为综合信息显示中心的一个雏形,可以方便地扩展GPS导航系统、汽车后视摄像系统、网络系统等模块,相信进一步的研究和开发,汽车综合信息显示中心将成为未来汽车上重要的一部分。
上传时间: 2013-06-13
上传用户:情义强哥
该文利用FPGA技术,设计了全概率宽带数字接收机的实验平台,并在其上提出了数字接收机实现的可行性方法,以及对这些方法的验证.该文的主要贡献和创新有以下几个方面.提出了并行结构算法的工程实现,讨论了解决前端采样的高速数据流远远超过后端DSP处理能力问题的可行性方法.利用多相滤波下变频的并行结构特点,使滤波器能够以高效的形式实现,也使得后端的混频能够工作在一个较低的速率上.经过多相滤波下变频处理后的数据,在速率和数量上都有大幅减少,达到了现有通用DSP器件的处理能力的要求.针对多相滤波下变频与短数据快速测频算法的特点,用FPGA搭建了其实验模型,并利用微机EPP接口,对实验目标板进行控制并与其进行数据交换.利用FPGA的在线编程特性,可以方便灵活对各种实现方法加以验证、比较.同时也给调试带来了方便,可以每个模块单独调试而不用改变硬件结构,使调试效率大大提高.该平台也可用来对其他数字处理算法进行实现性分析与实验.参考软件无线电设计的概念和国内外相关文献,提出了多项滤波下变频结构的FPGA实现.传统的DDC通过数字混频、滤波、抽取实现数字下变频,在高速A/D和电子侦察环境条件下商用DDC不能使用.该文采用滤波器多相分解方法,按数字混频序列划分调谐信道,使用先抽取,后低通滤波,再混频的数字下变频结构,高效实现了变载频带通信号数字下变频.结合多相滤波下变频结构、算法对测频精度及速度的要求,提出了短数据快速测频算法的具体实现,使用流水线的设计方法,提高了系统的数据吞吐率,在尽可能短的时间内提供多相滤波下变频所需的载频位置信息.以上两部分的FPGA实现除了纯粹的算法模块外,还包括测试用的外围模块,以及运行于实验平台上的控制模块、缓存、数据控制等.这些模块也用FPGA来实现.
上传时间: 2013-06-22
上传用户:haoxiyizhong
对弓网故障的检测在列车提速的今天显得尤其重要,原始故障图像数据量的巨大使实时存储和传输故障图像极其困难。JPEG作为一种低复杂度、高压缩比的图像压缩标准在多媒体、网络传输等领域得到广泛的应用。和相同图像质量的其它常用文件格式(如GIF,TIFF,PCX)相比,JPEG是目前静态图像中压缩比最高的。 FPGA以其设计灵活、高速的卓越特性,逐渐成为许多应用中首先器件,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。 本文旨在研究并实现一种实时采集并对特定帧进行压缩传输的方法。通过采用可编程逻辑器件FPGA来实现整个采集、显示、压缩和传输,使系统具有可定制、高速度等优点。 本文首先介绍了开发硬件可编程逻辑门阵列FPGA及其开发语言Veridlog,并介绍了FPGA的设计方法及开发流程;接着介绍了PAL制视频采集的相关知识及设计,其中主要包括基于I2C总线的模拟视频解码控制、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM的视频帧存储、VGA显示控制设计;随后介绍了JPEG标准,并根据故障检测的特点,设计了针对灰度图像压缩的JPEG编码器,设计中先分别对组成JPEG编码器的二维DCT变换模块、量化模块、Z字扫描模块、变换直流系数的差分脉冲编码模块、交流系数的游程编码模块、哈夫曼编码模块及打包模块进行了仿真测试,然后再对整个JPEG编码器进行了测试;最后设计了单帧视频的SRAM缓存,并将缓存的源图像采用本文设计的JPEG编码器进行压缩,再设计一个仅包含发送功能的UART 将压缩后的码流传输到PC机,在PC机上通过将接收的码流以ASCⅡ码的形式还原为采集图片。 本文实现了整个采集压缩系统,同时也进一步验证了本文设计的灰度图像JPEG编码器的正确性。相信本文无论是对弓网故障的图像检测,还是对于JPEG编码器的芯片设计都有一定的参考价值。
上传时间: 2013-04-24
上传用户:cuiqiang