基于51单片机的120MHz频率计原理图
基于51单片机的120MHz频率计原理图,8个数码管使用7219作为驱动,单片机采用89C2051。...
基于51单片机的120MHz频率计原理图,8个数码管使用7219作为驱动,单片机采用89C2051。...
基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^...
·基本信息·出版社:国防科技大学出版社·页码:393 页·出版日期:2006年·ISBN:7810240501·条形码:9787810240505·版本:4·装帧:平装·开本:16开编辑推荐本书对当前...
采用等精度测频原理的频率计程序与仿真:4位显示的等精度频率计。...
基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。...
基FPGA Cyclone II_EP2C5 EP2C8的频率计...
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序...
FPGA设计频率计全套资料,我希望对大家啊好似有用的...
MAXPLUS_环境下的频率计设计及其完善...
项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求...