一种高电源抑制比的CMOS带隙基准电压源设计
介绍一种基于CSMC0.5 μm工艺的低温漂高电源抑制比带隙基准电路。本文在原有Banba带隙基准电路的基础上,通过采用共源共栅电流镜结构和引入负反馈环路的方法,大大提高了整体电路的电源抑制比。 Spectre仿真分析结果表明:在-40~100 ℃的温度范围内,输出电压摆动仅为1.7 mV,在...
介绍一种基于CSMC0.5 μm工艺的低温漂高电源抑制比带隙基准电路。本文在原有Banba带隙基准电路的基础上,通过采用共源共栅电流镜结构和引入负反馈环路的方法,大大提高了整体电路的电源抑制比。 Spectre仿真分析结果表明:在-40~100 ℃的温度范围内,输出电压摆动仅为1.7 mV,在...
一组很好的FDTD计算二维光子带隙的程序,matlab 7.0以上版本适用...
这是个光子晶体一维二维及三维带隙,带结构或色散关系分析设计,很好用...
一种基于LDO稳压器的带隙基准电压源设计...
可以得出二维正方形格子直角缺陷光子晶体的带隙...