虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

容抗

  • 四大EMC设计技巧讲解

    EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由"最大不匹配原则"决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。

    标签: EMC 设计技巧

    上传时间: 2014-12-23

    上传用户:123啊

  • 16位高速模数转换模块的设计及其动态性能测试

    本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。

    标签: 模数转换 模块 动态 性能测试

    上传时间: 2013-11-10

    上传用户:cc1

  • 高增益K波段MMIC低噪声放大器

      基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB.两个放大器都有较高的动态范围和较小的面积,放大器ldB压缩点输出功率大于15dBm;芯片尺寸为1mm×2mm×0.1mm.该放大器可以应用在24GHz汽车雷达前端和26.5GHz本地多点通信系统中.

    标签: MMIC 增益 低噪声放大器 波段

    上传时间: 2014-12-23

    上传用户:masochism

  • 压控振荡电路的设计

    能实现VCO 功能的电路很多,常用的有分立器件构成的振荡器和集成压控振荡器。如串联谐振电容三点式电路、压控晶体振荡器,积分-施密特电路、射级耦合多谐振荡器、变容二极管调谐LC 振荡器和数字门电路等几种。它们之间各有优缺点,下面做简要分析,并选择最合适的方案。

    标签: 压控 振荡电路

    上传时间: 2013-11-06

    上传用户:tdyoung

  • BUCK变换中的尖峰问题

    BucK变换器在开关转换瞬间.由于线路上存在感抗,会在主功率管和二极管上产生电压尖峰,使之承受较大的电压应力和电流冲击,从而导致器件热损坏及电击穿 因此,为避免此现象,有必要对电压尖峰的原因进行分析研究,找出有效的解决办法。

    标签: BUCK 变换 尖峰

    上传时间: 2013-10-15

    上传用户:youth25

  • 精密运算放大器自动校零

    运算放大器集成电路,与其它通用集成电路一样,向低电压供电方向发展,普遍使用3V供电,目的是减少功耗和延长电池寿命。这样一来,运算放大器集成电路需要有更高的元件精度和降低误差容限。运算放大器一般位于电路系统的前端,对于时间和温度稳定性的要求是可以理解的,同时要改进电路结构和修调技术。当前,运算放大器是在封装后用激光修调和斩波器稳定技术,这些办法已沿用多年并且行之有效,它们仍有改进的潜力,同时近年开发成功的数字校正技术,由于获得成功和取得实效,几家运算放大器集成电路生产商最近公开了它们的数字修调技术,本文简介如下。

    标签: 精密 运算放大器 自动校零

    上传时间: 2013-11-17

    上传用户:妄想演绎师

  • Construction Strategy of ESD P

    Construction Strategy of ESD Protection CircuitAbstract: The principles used to construct ESD protection on circuits and the basic conceptions of ESD protection design are presented.Key words:ESD protection/On circuit, ESD design window, ESD current path1 引言静电放电(ESD,Electrostatic Discharge)给电子器件环境会带来破坏性的后果。它是造成集成电路失效的主要原因之一。随着集成电路工艺不断发展,互补金属氧化物半导体(CMOS,Complementary Metal-Oxide Semiconductor)的特征尺寸不断缩小,金属氧化物半导体(MOS, Metal-Oxide Semiconductor)的栅氧厚度越来越薄,MOS 管能承受的电流和电压也越来越小,因此要进一步优化电路的抗ESD 性能,需要从全芯片ESD 保护结构的设计来进行考虑。

    标签: Construction Strategy ESD of

    上传时间: 2013-11-09

    上传用户:Aidane

  • 什么是超电解电容器

    什么是超级电容器? ◆ 超级电容器(supercapacitor,ultracapacitor),又叫双电层电容器(Electrical Doule-Layer Capacitor)、黄金电容、法拉电容,通过极化电解质来储能。它是一种电化学元件,但在其储能的过程并不发生化学反应,这种储能过程是可逆的,也正因为此超级电容器可以反复充放电数十万次。 ◆ 超级电容器可以被视为悬浮在电解质中的两个无反应活性的多孔电极板,在极板上加电,正极板吸引电解质中的负离子,负极板吸引正离子,实际上形成两个容性存储层,被分离开的正离子在负极板附近,负离子在正极板附近。

    标签: 电解电容器

    上传时间: 2014-12-23

    上传用户:qzhcao

  • LVDS和M-LVDS电路实施指南

    低电压差分信号(LVDS)是一种高速点到点应用通信标准。多点LVDS (M-LVDS)则是一种面向多点应用的类似标准。LVDS和M-LVDS均使用差分信号,通过这种双线式通信方法,接收器将根据两个互补电信号之间的电压差检测数据。这样能够极大地改善噪声抗扰度,并将噪声辐射降至最低。

    标签: M-LVDS LVDS 电路

    上传时间: 2013-11-22

    上传用户:fhjdliu

  • 小型化设计的实现与应用

    电子产品功能越来越强大的同时,对便携的要求也越来越高,小型化设计成为很多电子设计公司的研究课题。本文以小型化设计的方法、挑战和趋势为主线,结合Cadence SPB16.5在小型化设计方面的强大功能,全面剖析小型化设计的工程实现。主要包括以下内容:小型化设计的现状和趋势,以及现在主流的HDI加工工艺,介绍最新的ANYLAYER(任意阶)技术的设计方法以及工艺实现,介绍埋阻、埋容的应用,埋入式元器件的设计方法以及工艺实现。同时介绍Cadence SPB16.5软件对小型化设计的支持。最后介绍HDI设计在高速中的应用以及仿真方法,HDI在通信系统类产品中的应用,HDI和背钻的比较等。

    标签:

    上传时间: 2014-01-18

    上传用户:yph853211