VHDL语言的高频时钟分频模块。一种新的分频器实现方法。
上传时间: 2013-08-10
上传用户:zxh122
利用actel公司的proasic3系列FPGA A3P030,VHDL编程,实现对LCD模块1602C的显示控制.已经调试通过.已经形成模版,可以进一步使用开发.
上传时间: 2013-08-12
上传用户:lwq11
本文研究一种基于FPGA的WM8731的I2C总线配置模块。
上传时间: 2013-08-14
上传用户:李彦东
本文设计的FPGA模块需要对GPS、便携打印机和串口数据进行处理,将详细介绍如何设计FPGA和不同外设之间的数据传输。同时,在RTL编码中,编写使综合与布局布线效果更佳的代码。
上传时间: 2013-08-16
上传用户:bruce5996
主要介绍了FPGA设计的基本原则、基本设计思想、基本操作技巧、常用模块。
上传时间: 2013-08-17
上传用户:lanwei
verilog编写基于fpga的鉴相器模块
上传时间: 2013-08-19
上传用户:18752787361
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
上传时间: 2013-08-20
上传用户:wanqunsheng
分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设\\r\\n计方法。
标签: Simulink Builder MATLAB FPGA
上传时间: 2013-08-20
上传用户:herog3
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-08-21
上传用户:sjw920325
基于FPGA的键盘扫描模块的设计实现,感兴趣的请下载
上传时间: 2013-08-22
上传用户:kbnswdifs