虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

地质构造

  • 面向MATLAB工具箱的神经网络理论与应用_丛爽

    《面向MATLAB工具箱的神经网络理论与应用》利用目前国际上流行通用的MATLAB 7.0环境,结合神经网络工具箱4.0.6版本,分别从网络构造、基本原理、学习规则以及训练过程和应用局限性几个方面,通过多层次、多方面的分析与综合,深入浅出地介绍了人工神经网络中的各种典型网络,以及各种不同神经网络之间在原理和特性等方面的不同点与相同点。

    标签: MATLAB 工具箱 神经网络

    上传时间: 2014-01-07

    上传用户:ayfeixiao

  • 天正建筑cad 8.0单机版破解版免费下载

    附件为天正建筑8.0单机版安装程序,内含天正建筑8.0单机版破解文件和天正注册机。 天正建筑8.0免费下载TArch 8采用了全新的开发技术,对软件技术核心进行了全面的提升,特别在自定义对象核心技术方面取得了革命性突破!传统的以自定义对象为基础的建筑软件每次大版本的升级都会造成文件格式不兼容,TArch8引入了动态数据扩展的技术解决方案,突破了这一限制。以这一开放性技术创新为基础,用户再也不需要为之后大版本升级的文件格式兼容问题而烦恼,同时,这也必将极大地促进设计行业图纸交流问题的解决。 天正建筑8.0是为 cad 2008 而准备的 计算机辅助设计而量身定制软件工具。是CAD更加强大。 软件功能设计的目标定位 天正建筑8.0应用专业对象技术,在三维模型与平面图同步完成的技术基础上,进一步满足建筑施工图需要反复修改的要求。 利用天正专业对象建模的优势,为规划设计的日照分析提供日照分析模型(如下图)和遮挡模型;为强制实施的建筑节能设计提供节能建筑分析模型。实现高效化、智能化、可视化始终是天正建筑CAD软件的开发目标。 自定义对象构造专业构件 天正建筑8.0开发了一系列自定义对象表示建筑专业构件,具有使用方便、通用性强的特点。例如各种墙体构件具有完整的几何和材质特征。可以像AutoCAD的普通图形对象一样进行操作, 可以用夹点随意拉伸改变几何形状,与门窗按相互关系智能联动(如下图),显著提高编辑效率。具有旧图转换的文件接口,可将TArch 3以下版本天正软件绘制的图形文件转换为新的对象格式,方便原有用户的快速升级。同时提供了图形导出命令的文件接口,可将TArch 8.0 新版本绘制的图形导出,作为下行专业条件图使用。

    标签: cad 8.0 单机

    上传时间: 2013-10-23

    上传用户:独孤求源

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2014-12-04

    上传用户:cppersonal

  • 基于Xilinx公司的SOPC的以太网设计

      1.设计(论文)的主要任务及目标   (1) 研究SOPC理论如何应用于以太网终端设计;   (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构;   (3) 在开发板上实现以太网终端设计,验证整个结论。   2.设计(论文)的基本要求和内容   (1) 符合以太网设计的基本概念和原理;   (2) 能准确运用EDK软件在嵌入式系统设计中的优势;   (3) 选取合适的对象,并构造合理的以太网模型。 图 Xilinx的SOPC设计流程

    标签: Xilinx SOPC 以太网

    上传时间: 2013-12-20

    上传用户:qwer0574

  • 物联网智能交通拥堵判别算法的研究与实现

        针对城市道路交叉口的常发性交通拥堵现象,依据RFID检测系统的特点,提出了一种基于物联网前端信息采集技术的交通流检测方法。并且对城市道路交叉口采集到的交通流量相对增量、车辆的时间占有率相对增量以及地点平均车速等信息进行了对比性分析和统计推导,从理论上论证了交通拥挤产生时的交通流特点,然后以此为基础给出了交通拥挤事件出现时的判别准则,构造出相应的拥挤检测指标及判别算法。最后利用Matlab编程再结合实际交通测量数据验证了算法的正确性。

    标签: 物联网 智能交通 判别 法的研究

    上传时间: 2013-10-19

    上传用户:zhaiye

  • 基于MCGS组态技术的PLC实践教学改革

        针对目前PLC实践教学中存在的问题, 如设备投入不足、学生学习兴趣不高等, 提出将MCGS组态软件与PLC控制技术相结合来设计监控系统,并以混料简易控制为例,讲解组态控制系统的构造过程。实践证明,该上位机监控系统可以模拟现场自动设备系统的工艺流程,可以与PLC实施信息交互,可以实时监控PLC工作。此改革既可缓解高校PLC实践教学设备投入不足的困难,又可提高学生的学习兴趣,培养学生PLC控制系统的综合开发能力。  

    标签: MCGS PLC 组态技术 实践教学

    上传时间: 2013-10-08

    上传用户:小鹏

  • AES中SubBytes算法在FPGA的实现

    介绍了AES中,SubBytes算法在FPGA的具体实现.构造SubBytes的S-Box转换表可以直接查找ROM表来实现.通过分析SubBytes算法得到一种可行性硬件逻辑电路,从而实现SubBytes变换的功能.

    标签: SubBytes FPGA AES 算法

    上传时间: 2014-07-10

    上传用户:lacsx

  • 一种混沌伪随机序列发生器的FPGA实现

    随着混沌理论应用于产生伪随机序列的发展,用现场可编程逻辑门阵列实现了基于TD—ERCS混沌的伪随机序列发生器.为了便于硬件实现并减少硬件占用资源.对原算法(即基于TD—ERCS构造伪随机序列发生器的算法)进行了适当改进,密钥空间缩减到2⋯.设计采用双精度浮点运算,选用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系统仿真实验.系统的硬件电路占用17716个逻辑单元,占芯片资源88%,工作频率50 MHz,EPRS产生速率10 Mbps.

    标签: FPGA 混沌 伪随机序列 发生器

    上传时间: 2013-11-21

    上传用户:许小华

  • pcb电磁兼容设计.pdf

    PCB布线对PCB的电磁兼容性影响很大,为了使PCB上的电路正常工作,应根据本文所述的约束条件来优化布线以及元器件/接头和某些IC所用去耦电路的布局PCB材料的选择通过合理选择PCB的材料和印刷线路的布线路径,可以做出对其它线路耦合低的传输线。当传输线导体间的距离d小于同其它相邻导体间的距离时,就能做到更低的耦合,或者更小的串扰(见《电子工程专辑》2000 年第1 期"应用指南")。设计之前,可根据下列条件选择最经济的PCB形式:对EMC的要求·印制板的密集程度·组装与生产的能力·CAD 系统能力·设计成本·PCB的数量·电磁屏蔽的成本当采用非屏蔽外壳产品结构时,尤其要注意产品的整体成本/元器件封装/管脚样式、PCB形式、电磁场屏蔽、构造和组装),在许多情况下,选好合适的PCB形式可以不必在塑胶外壳里加入金属屏蔽盒。

    标签: pcb 电磁兼容设计

    上传时间: 2015-01-02

    上传用户:zchpr@163.com

  • 基于支持向量机的发电机匝间转子绕组短路故障诊断

    具有结构风险最小化原则的支持向量机(SVM)对于小样本决策具有较好的学习推广性,并且故障样本的不足在一定程度上制约了基于知识的方法在故障诊断中的运用。针对这一问题,提出了利用支持向量机的方法对匝间转子绕组短路故障诊断方法。该方法利用小波分析对探测线圈测得感应电动势进行处理构造特征向量,然后输入到支持向量机的多故障分类器中进行故障识别。实验数据表明该方法是可行、有效的,并且在小样本的情况下,较BP神经网络有更好的分类效果。

    标签: 支持向量机 发电机 匝间 转子

    上传时间: 2013-11-04

    上传用户:s363994250