为51单片机的一个关于定时计数器的一个源文件
上传时间: 2013-12-26
上传用户:comua
用VHDL语言实现8位十进制计数器的设计,计数结果用实验板上8个数码管显示
上传时间: 2016-05-27
上传用户:ccclll
操作系统 实验二 进程同步与互斥 实现的基本的进程的同步、互斥,并用银行家算法实现与死锁预防
上传时间: 2013-12-17
上传用户:许小华
同步动态RAM的控制电路VHDL源代码,在SOC开发中可以直接应用
上传时间: 2016-05-28
上传用户:JIUSHICHEN
本程序实现了一个信号发生器。此信号发生器是由两个完全相同的可自加载加法计数器LCNT8组成,它的输出信号的高低电平脉宽可分别由两组8位预置数进行控制。
上传时间: 2014-01-04
上传用户:hoperingcong
在maxplusII上用VHDL语言编程实现的数字基带信号的同步提取,是一个密码输入和修改的实例。在硬件实验箱上连线,并将程序下载到主芯片上完成。
上传时间: 2014-01-07
上传用户:TF2015
本设计采用Cypress公司支持USB2.0协议标准的EZ-USB FX2系列之CY7C68013芯片作为帧同步信号发送器的USB接口芯片,在uVision2开发环境下利用Keil C51完成了满足帧同步信号发送器基本要求的固件设计,具体采用了批量传输方式、大端点三缓冲设置、定时器中断方式的同步脉冲和数据的发送、软FIFO方式数据存放以及I2C总线下的LED显示等技术,最后协助编写USB底层驱动程序实现了固件自动下载。经过测试,所设计的帧同步信号发送器基本达到了课题所要求的基本原理性设计与验证。
上传时间: 2013-12-12
上传用户:我们的船长
UART 处理的是并行数据转换为串行信号和串行信号转换为并行数据。现有的时钟不精确,这就需要用一个远高于波特率的本地时钟信号对输入信号不断采样,以不断让接收器与发送器保持同步。
上传时间: 2014-09-03
上传用户:xcy122677
基于FPGA实现的伪随机序列快速同步.rar
上传时间: 2013-12-24
上传用户:zsjzc
定时器中断服务程序的安装及计数器的生成,移植性极强,可以被广泛采用!
上传时间: 2016-06-01
上传用户:小码农lz