虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

同步<b>测频</b>法

  • 准等精度多周期同步测频法及实现

    准等精度多周期同步测频法及实现

    标签: 等精度 周期 同步测频法

    上传时间: 2014-01-20

    上传用户:talenthn

  • 本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统

    本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。

    标签: VHDL CPLD 器件 数字频率计

    上传时间: 2013-12-18

    上传用户:sy_jiadeyi

  • 单片机测频程序 采用测频法和测周法进行等精度测量频率

    单片机测频程序 采用测频法和测周法进行等精度测量频率,测频范围:20Hz到29kHz

    标签: 测频 单片机 程序 等精度测量

    上传时间: 2014-01-02

    上传用户:yzy6007

  • 瞬时测频的基础知识、多信道法瞬时测频、鉴频法瞬时测频、干涉仪比相法瞬时测频、驻波鉴相法瞬时测频、瞬时测频编码、数字计算法瞬时测频

    瞬时测频的基础知识、多信道法瞬时测频、鉴频法瞬时测频、干涉仪比相法瞬时测频、驻波鉴相法瞬时测频、瞬时测频编码、数字计算法瞬时测频

    标签: 瞬时 测频 基础知识 多信道

    上传时间: 2014-01-06

    上传用户:gut1234567

  • 采用测频法设计一个8位十进制数字显示的数字频率计。测量范围1-499999hz。

    采用测频法设计一个8位十进制数字显示的数字频率计。测量范围1-499999hz。

    标签: 499999 hz 测频 8位

    上传时间: 2017-07-28

    上传用户:Thuan

  • function [clusters,c,F]=fisher_classify(A,B,data) fisher判别法程序 输入A、B为已知类别样本的样本-变量矩阵

    function [clusters,c,F]=fisher_classify(A,B,data) fisher判别法程序 输入A、B为已知类别样本的样本-变量矩阵,data为待分类样本 输出C为判别系数向量

    标签: fisher_classify function clusters fisher

    上传时间: 2013-12-19

    上传用户:CHINA526

  • 测频法单片机程序

    用测频法测量频率 单片机汇编语言程序 测量高频率准确

    标签: 单片机测频法

    上传时间: 2016-01-13

    上传用户:20140741

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120

  • 基于FPGA的全同步数字频率计的设计

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-04-24

    上传用户:qqoqoqo

  • 这是一个等精度的测频程序

    这是一个等精度的测频程序,高频部分用等精度方法,低频部分用测周法。

    标签: 等精度 测频 程序

    上传时间: 2013-12-18

    上传用户:rocwangdp