虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

卷积码译码器

  • 3-8译码器74HC138芯片手册

    3-8译码器74HC138芯片手册,有需要的可以参考!

    标签: 译码器 74hc138

    上传时间: 2022-03-31

    上传用户:qdxqdxqdxqdx

  • DSP卷积算法的实现实验报告

    该文档为DSP卷积算法的实现实验报告讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: dsp

    上传时间: 2022-04-14

    上传用户:

  • DVBT信道编解码算法研究及FPGA实现

    数字通信系统中,在实际信道上传输数字信号时,由于信道传输特性不理想及噪声的影响,接收端所收到的数字信号不可避免地会发生错误。为了减小误码率,提高接收质量,必须采用差错控制编码。对于数字视频通信系统这类高码率,高要求的系统,为了提供优良的图象质量,采用差错控制编码尤为重要。 本文采用的DVB-T系统差错控制技术是针对于数字视频通信而设计的,提出了纠错编码结合交织技术的实现方案,即RS(204,188,8)截短码、卷积交织、卷积码三种技术的级联。各技术中的参数设计为输入的MPEG-2传输流(TS流)提供了便利,在编码后可以保持传输流的帧结构和同步字节不改变,使接收端的同步捕获和同步跟踪成为可能。 本文首先简要介绍了差错控制技术,DVB-T系统,以及硬件实现所用到的FPGA实现方法。然后分别研究RS码、卷积交织、卷积码的编解码原理,并提出了三类技术的硬件实现方案。其中,重点论述了RS码解码的硬件实现。将RS码解码分为四个模块:伴随式计算,BM迭代,钱搜索和错误值计算,分别讲述每个模块的电路设计方案并给出仿真结果。最后,将该差错控制系统应用于一个输出速率恒定的实际数字视频通信系统中,按系统需要,加入了接口电路和速率控制的设计。

    标签: DVBT FPGA 信道 编解码

    上传时间: 2013-04-24

    上传用户:gcs333

  • OFDM-CPM通信系统分析

    在多径加高斯白噪声环境下,对比了OFDM-CPM系统与OFDM-QPSK系统的误码率特性,研究了调制指数对OFDM-CPM系统误码率的影响,以及卷积码对OFDM-CPM系统误码率的改善。

    标签: OFDM-CPM 通信 系统分析

    上传时间: 2013-10-29

    上传用户:lili123

  • reed-solomon 编解码

    reed-solomon 编解码,FEC的一种,比卷积码要稳定收敛,用于DVD/VCD的纠错码,纠突发错误。

    标签: reed-solomon 编解码

    上传时间: 2015-07-05

    上传用户:爺的气质

  • 这是一个定点的多带OFDM物理层发射机/接收机模型,共122个子载波

    这是一个定点的多带OFDM物理层发射机/接收机模型,共122个子载波,22个导频,采用QPSK调制,5/8前向纠错码(删余卷积码.)

    标签: OFDM 122 定点 发射机

    上传时间: 2015-07-20

    上传用户:mpquest

  • gsm tch/fs语音信道传送接收过程仿真

    gsm tch/fs语音信道传送接收过程仿真,包括外编码卷积码交织过程,仿真得到语音信号的误码率曲线。

    标签: gsm tch fs 语音

    上传时间: 2015-09-25

    上传用户:181992417

  • fifty years of coding theory

    fifty years of coding theory,一篇经典的讲述纠错编码的IEEE文档,适合纠错编码读者阅读。里面详细讲述的纠错编码的发展史,包括BCH、RS、卷积码、Turbo码等编码

    标签: coding theory fifty years

    上传时间: 2015-11-29

    上传用户:haoxiyizhong

  • TCM编码的调制端

    TCM编码的调制端,采用8PSK,2/3码率的卷积码的matlab程序

    标签: TCM 编码 调制

    上传时间: 2015-12-04

    上传用户:小码农lz

  • 7段数码是纯组合电路

    7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。例6-1作为7段BCD码译码器的设计,输出信号LED7S的7位分别接如图6-1数码管的7个段,高位在左,低位在右。例如当LED7S输出为 "1101101" 时,数码管的7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1,接有高电平的段发亮,于是数码管显示“5”。

    标签: 数码 组合电路

    上传时间: 2014-01-08

    上传用户:wff