本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
上传时间: 2013-08-16
上传用户:chenjjer
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
上传时间: 2013-08-18
上传用户:青春给了作业95
FPGA视频控制器设计,FED驱动控制系统的研制与FPGA设计\r\n
上传时间: 2013-08-20
上传用户:阿四AIR
可以在里面修改协议.主要是cmos---fpga--usb(68013a)中除68013a部分的程序
上传时间: 2013-08-21
上传用户:半熟1994
基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc
上传时间: 2013-08-22
上传用户:leyesome
基于FPGA的高分辨率VGA显示控制器的设计
上传时间: 2013-08-23
上传用户:lizhen9880
基于FPGA液晶控制器设计与实现,采用VHDL硬件描述语言。
上传时间: 2013-08-29
上传用户:shen_dafa
基于FPGA的单总线(ONE-WIRE)协议的实现源代码.
上传时间: 2013-08-30
上传用户:wyc199288
verilog 编写的I2c协议程序,用于cpld读写EEPROM
上传时间: 2013-08-31
上传用户:csgcd001
用CPLD驱动SJA1000 CAN控制器
上传时间: 2013-08-31
上传用户:坏坏的华仔