虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

十秒秒表

  • 电子秒表要实现的功能:用键盘中断来控制整个程序

    电子秒表要实现的功能:用键盘中断来控制整个程序,按一下回车键启动电子秒表,再按一下暂停,按一下ESC键清零,用七段数码管显示时间。整个程序涉及到8255、8253与8259三个芯片。8253的OUT2,CLK2分别连接8259的IRQ7与PCLK,8253的GATE2连接正5伏电压,采用计数器2每隔0.01秒产生一次中断并且计数,写入以偏移地址4000H开始的4个内存单元,然后利用8255将内存单元的数据输出到七段数码管

    标签: 电子秒表 中断 控制 键盘

    上传时间: 2014-01-16

    上传用户:ukuk

  • 用MATLAB产生FSK调制信号 1.实验要求: (1)随机产生一个包含十个元素的数组

    用MATLAB产生FSK调制信号 1.实验要求: (1)随机产生一个包含十个元素的数组,该数组中的元素非0即1,用作FSK信号的输入数据。 (2)对该数组中的二进制数进行FSK调制,0调制在5000Hz上,1调制在8000Hz上,码元速率为200码元/秒。 (3)画出所产生的FSK信号的时域图形和频域图形。

    标签: MATLAB FSK 调制信号 实验

    上传时间: 2016-05-19

    上传用户:xaijhqx

  • 设计一个可以顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S

    设计一个可以顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动停止倒计时,同时响铃。 (2) 顺计时:初始值为00.0S,通过键盘实现开始计时和结束计时功能。计时结束后,显示记录的时间。 (3) 用三个发光二极管正确显示以下状态:倒计时状态、顺计时状态、待机状态。 (4) 每当接收到有效按键时,蜂鸣器发出提示声。

    标签: 00.0 99.9 计时

    上传时间: 2013-12-29

    上传用户:stewart·

  • 数字秒表

    数字秒表,有分,秒,毫秒,精确度极高。使用verilong语言,程序短小精炼,非常值得参考。

    标签: 数字秒表

    上传时间: 2016-07-10

    上传用户:冇尾飞铊

  • 用MATLAB产生FSK调制信号 1.实验要求: (1)随机产生一个包含十个元素的数组

    用MATLAB产生FSK调制信号 1.实验要求: (1)随机产生一个包含十个元素的数组,该数组中的元素非0即1,用作FSK信号的输入数据。 (2)对该数组中的二进制数进行FSK调制,0调制在5000Hz上,1调制在8000Hz上,码元速率为200码元/秒。 (3)画出所产生的FSK信号的时域图形和频域图形。

    标签: MATLAB FSK 调制信号 实验

    上传时间: 2014-06-19

    上传用户:pompey

  • 题目:电子时钟的设计 一、实验目的: 1. 掌握多位计数器相连的设计方法。 2. 掌握十进制、六十进制、二十四进制计数器的设计方法。 3. 继续巩固多位数码管的驱动及编码。 4. 掌握扬声器

    题目:电子时钟的设计 一、实验目的: 1. 掌握多位计数器相连的设计方法。 2. 掌握十进制、六十进制、二十四进制计数器的设计方法。 3. 继续巩固多位数码管的驱动及编码。 4. 掌握扬声器的驱动 5. 掌握EPLD技术的层次化设计方法 二、实验要求: 1.用时、分、秒计数显示功能,以24小时循环计时。 2.具用清零,调节小时、分钟功能。 3.具用整点报时功能。

    标签: 十进制 计数器 设计方法 电子时钟

    上传时间: 2013-12-23

    上传用户:yyq123456789

  • 一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S

    一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动停止倒计时,同时响铃。 (2) 顺计时:初始值为00.0S,通过键盘实现开始计时和结束计时功能。计时结束后,显示记录的时间。 (3) 用三个发光二极管正确显示以下状态:倒计时状态、顺计时状态、待机状态。 (4) 每当接收到有效按键时,蜂鸣器发出提示声。 顺计时在一次计时中可以记录三个不同的结束时间,并能通过按键显示三次所记录的时间。

    标签: VHDL CPLD 00.0 99.9

    上传时间: 2013-12-01

    上传用户:zhangjinzj

  • 秒表可计时

    秒表可计时,用VHDL编译的源代码,从0.1到60秒计时,解压后直接用Quartus打开project即可

    标签: 计时

    上传时间: 2016-11-27

    上传用户:hopy

  • 用vhdl实现秒表的功能

    用vhdl实现秒表的功能,具有秒表功能,有分、秒显示,后期可以自己添加闹钟的模块。

    标签: vhdl

    上传时间: 2016-12-20

    上传用户:aeiouetla

  • 简单时钟校时(仅秒位)设置功能的基本设计

    简单时钟校时(仅秒位)设置功能的基本设计,时钟本身的计时显示方法用秒表说烁显

    标签: 时钟 校时

    上传时间: 2014-01-01

    上传用户:JIUSHICHEN