虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

加法减法

  • FFT

    FFT,即为快速傅氏变换,是离散傅氏变换的快速算法,它是根据离散傅氏变换的奇、偶、虚、实等特性,对离散傅立叶变换的算法进行改进获得的。它对傅氏变换的理论并没有新的发现,但是对于在计算机系统或者说数字系统中应用离散傅立叶变换,可以说是进了一大步。 设x(n)为N项的复数序列,由DFT变换,任一X(m)的计算都需要N次复数乘法和N-1次复数加法,而一次复数乘法等于四次实数乘法和两次实数加法,

    标签: FFT

    上传时间: 2013-12-29

    上传用户:13517191407

  • 给定两个多项式P(x)与Q(x)

    给定两个多项式P(x)与Q(x),通过链表实现它们的加法。ACM程序设计练习题。

    标签: 多项式

    上传时间: 2014-08-30

    上传用户:zhuyibin

  • 本程序有效的防止了按键的抖动

    本程序有效的防止了按键的抖动,可以移植于各种需要按键防抖的程序,本程序是功能为按键防抖16进制减法计数器

    标签: 程序 按键 抖动 防止

    上传时间: 2013-11-28

    上传用户:plsee

  • 本程序有效的防止了按键的抖动

    本程序有效的防止了按键的抖动,可以移植于各种需要按键防抖的程序,本程序是功能为按键防抖16进制减法计数器

    标签: 程序 按键 抖动 防止

    上传时间: 2017-09-04

    上传用户:王楚楚

  • C++小程序

    小的测试加法实现程序,自己设计实现,各种不足望指正

    标签: C++

    上传时间: 2015-04-24

    上传用户:zlgzwd

  • 布斯乘法器

    booth算法通过移位运算代替某些加法运算提高乘法器的运算速度,是一种补码乘法的算法。包含乘法器模块和测试模块。

    标签: Verilog 4位布斯乘法器模块及测试模块

    上传时间: 2015-12-04

    上传用户:chriskicker

  • 交通信号灯控制

    十字路口交通灯的系统图如图1,秒脉冲发生器产生整个定时系统的基脉冲,由减法计数器对显示时间减数达到控制每种工作状态的持续时间,当减法计数器的回零脉冲使状态控制器完成状态转换,与此同时,状态译码器根据系统的下一个工作状态决定下一个减计数的初始值。减法计数器的状态有BCD译码器、显示管显示。在黄灯亮期间,状态译码器将秒脉冲引入红灯控制电路,让红灯闪烁。

    标签: 交通信号灯 控制

    上传时间: 2016-06-04

    上传用户:愛哥纯帅

  • Verilog源代码关于viterbi设计

     (n, k, N)卷积码的状态数为2k (N−1) ,对每一时刻要 做2k (N−1) 次“加-比-存”操作,每一操作包括2k 次加法和2k −1 次比较,同时要保留2k (N−1) 条幸存路径。由此可见,Viterbi 算法的复杂度与信道质量无关,其计算量和存储量都随约束 长度N 和信息元分组k 呈指数增长。因此,在约束长度和信息元分组较大时并不适用。 为了充分利用信道信息,提高卷积码译码的可靠性,可以采用软判决Viterbi 译码算法。 此时解调器不进行判决而是直接输出模拟量,或是将解调器输出波形进行多电平量化,而不 是简单的 0、1 两电平量化,然后送往译码器。即编码信道的输出是没有经过判决的“软信 息”。

    标签: Verilog viterbi 源代码

    上传时间: 2016-08-08

    上传用户:June

  • 一位加法器

    题目:一位加法器的设计 试实现一个十进制的1位数加法器,其中十进制数编码为8421码。十进制数加法可首先转换为二进制加法来执行。然后,若得到的和大于9,则产生一个进位值,并在得到的和值上加6(这是用来补足未使用的六种输入组合)。 要求:(1)利用基本逻辑门电路和编码器,译码器及计数器完成电路; (2)用LED管显示。

    标签: 加法器

    上传时间: 2017-05-09

    上传用户:明天明天明天

  • 单片机加法计算器

    C语言的版本,带仿真C语言的版本,带仿真C语言的版本,带仿真C语言的版本,带仿真

    标签: 单片机 加法 计算器

    上传时间: 2017-12-27

    上传用户:木西003