虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

功率半导体模块

  • 全球著名半导体厂家介绍

    德州仪器(Texas Instruments),简称TI,是全球领先的半导体公司,为现实世界的信号处理提供创新的数字信号处理(DSP)及模拟器件技术。除半导体业务外,还提供包括传感与控制、教育产品和数字光源处理解决方案。TI总部位于美国得克萨斯州的达拉斯,并在25多个国家设有制造、设计或销售机构。

    标签: 半导体

    上传时间: 2014-05-26

    上传用户:zhangliming420

  • 水声信号功率放大器的设计与实现

    设计了水声信号发生系统中的功率放大电路,可将前级电路产生的方波信号转换为正弦信号,同时进行滤波、功率放大,使其满足换能器对输入信号的要求。该电路以单片机AT89C52,集成6阶巴特沃思低通滤波芯片MF6以及大功率运算放大器LM12为核心,通过标准RS232接口与PC进行通信,实现信号增益的程控调节,对干扰信号具有良好的抑制作用。经调试该电路工作稳定正常,输出波形无失真,在输出功率以及放大增益、波纹系数等方面均满足设计要求。    This paper presented a design and implementation of underwater acoustic power amplifer. This circuit converted the rectangle signal generated by frontend circuit into the sine signal, then filtered and power amplification, it meets the requirements of the transducer.Included AT89C52, 6th order Butterworth filter MF6, hipower amplififier LM12.Communication with PC through the RS232 port. The signal gain is adjustable and could be remote controlled. It has a good inhibitory effect on the interference signal. After debugged, this circuit works stable, the output waveform has no distortion, it meets the design requirement in outprt power, amplifier gain and ripple factor.

    标签: 水声信号 功率放大器

    上传时间: 2013-11-20

    上传用户:qwe1234

  • 高频功率MOSFET驱动电路及并联特性研究

    本文主要研究高频功率MOSFET的驱动电路和在动态开关模式下的并联均流特性。首先简要介绍功率MOSFET的基本工作原理及静态及动态特性,然后根据功率MOSFET对驱动电路的要求,对驱动电路进行了参数计算并且选择应用了实用可靠的驱动电路。此外,对功率MOSFET在兆赫级并联山于不同的参数影响而引起的电流分配不均衡问题做了仿真研究及分析。

    标签: MOSFET 高频 功率 驱动电路

    上传时间: 2013-11-22

    上传用户:lijinchuan

  • AD9850信号发生器模块测试程序

    AD9850信号发生器模块测试程序

    标签: 9850 AD 信号发生器 模块

    上传时间: 2013-11-02

    上传用户:a6697238

  • 数字与模拟电路设计技巧

    数字与模拟电路设计技巧IC与LSI的功能大幅提升使得高压电路与电力电路除外,几乎所有的电路都是由半导体组件所构成,虽然半导体组件高速、高频化时会有EMI的困扰,不过为了充分发挥半导体组件应有的性能,电路板设计与封装技术仍具有决定性的影响。 模拟与数字技术的融合由于IC与LSI半导体本身的高速化,同时为了使机器达到正常动作的目的,因此技术上的跨越竞争越来越激烈。虽然构成系统的电路未必有clock设计,但是毫无疑问的是系统的可靠度是建立在电子组件的选用、封装技术、电路设计与成本,以及如何防止噪讯的产生与噪讯外漏等综合考虑。机器小型化、高速化、多功能化使得低频/高频、大功率信号/小功率信号、高输出阻抗/低输出阻抗、大电流/小电流、模拟/数字电路,经常出现在同一个高封装密度电路板,设计者身处如此的环境必需面对前所未有的设计思维挑战,例如高稳定性电路与吵杂(noisy)性电路为邻时,如果未将噪讯入侵高稳定性电路的对策视为设计重点,事后反复的设计变更往往成为无解的梦魇。模拟电路与高速数字电路混合设计也是如此,假设微小模拟信号增幅后再将full scale 5V的模拟信号,利用10bit A/D转换器转换成数字信号,由于分割幅宽祇有4.9mV,因此要正确读取该电压level并非易事,结果造成10bit以上的A/D转换器面临无法顺利运作的窘境。另一典型实例是使用示波器量测某数字电路基板两点相隔10cm的ground电位,理论上ground电位应该是零,然而实际上却可观测到4.9mV数倍甚至数十倍的脉冲噪讯(pulse noise),如果该电位差是由模拟与数字混合电路的grand所造成的话,要测得4.9 mV的信号根本是不可能的事情,也就是说为了使模拟与数字混合电路顺利动作,必需在封装与电路设计有相对的对策,尤其是数字电路switching时,ground vance noise不会入侵analogue ground的防护对策,同时还需充分检讨各电路产生的电流回路(route)与电流大小,依此结果排除各种可能的干扰因素。以上介绍的实例都是设计模拟与数字混合电路时经常遇到的瓶颈,如果是设计12bit以上A/D转换器时,它的困难度会更加复杂。

    标签: 数字 模拟电路 设计技巧

    上传时间: 2013-11-16

    上传用户:731140412

  • DRAM内存模块的设计技术

    第二部分:DRAM 内存模块的设计技术..............................................................143第一章 SDR 和DDR 内存的比较..........................................................................143第二章 内存模块的叠层设计.............................................................................145第三章 内存模块的时序要求.............................................................................1493.1 无缓冲(Unbuffered)内存模块的时序分析.......................................1493.2 带寄存器(Registered)的内存模块时序分析...................................154第四章 内存模块信号设计.................................................................................1594.1 时钟信号的设计.......................................................................................1594.2 CS 及CKE 信号的设计..............................................................................1624.3 地址和控制线的设计...............................................................................1634.4 数据信号线的设计...................................................................................1664.5 电源,参考电压Vref 及去耦电容.........................................................169第五章 内存模块的功耗计算.............................................................................172第六章 实际设计案例分析.................................................................................178 目前比较流行的内存模块主要是这三种:SDR,DDR,RAMBUS。其中,RAMBUS内存采用阻抗受控制的串行连接技术,在这里我们将不做进一步探讨,本文所总结的内存设计技术就是针对SDRAM 而言(包括SDR 和DDR)。现在我们来简单地比较一下SDR 和DDR,它们都被称为同步动态内存,其核心技术是一样的。只是DDR 在某些功能上进行了改进,所以DDR 有时也被称为SDRAM II。DDR 的全称是Double Data Rate,也就是双倍的数据传输率,但是其时钟频率没有增加,只是在时钟的上升和下降沿都可以用来进行数据的读写操作。对于SDR 来说,市面上常见的模块主要有PC100/PC133/PC166,而相应的DDR内存则为DDR200(PC1600)/DDR266(PC2100)/DDR333(PC2700)。

    标签: DRAM 内存模块 设计技术

    上传时间: 2014-01-13

    上传用户:euroford

  • 基于单片机的电流比任意可调并联电源设计与实现

    开关电源并联系统中往往存在两个并联电源性能参数不同甚至差异较大的情况,因此不能采用传统的并联均流方案来平均分摊电流,这就需要按各个电源模块的输出能力分担输出功率。基于这种灵活性的需要,本设计在采用主从设置法设计并联均流开关电源的基础上新增加了单片机控制模块,实现了分流比可任意调节、各模块电流可实时监控的半智能化并联开关电源系统。实测结果表明,该并联开关电源系统分流比设置误差小于0.5%,具有总过流和单路过流保护功能。

    标签: 单片机 电流 并联 电源设计

    上传时间: 2014-12-24

    上传用户:guojin_0704

  • 新型小型化超宽带功率分配器的设计

    利用四分之三波长折叠微带线与四分之一波长微带线级联,并在输入端口引入四分之一波长短路线,设计出一种新型的超宽带功率分配器。采用奇偶模的方法进行理论分析,导出设计参数方程,并通过HFSS进行仿真优化。仿真和测量结果表明, 输入回波损耗从3 GHz~10.9 GHz均大于10 dB。插入损耗从2.6 GHz~9.5 GHz均小于1 dB,从9.5 GHz~10.8 GHz均小于1.3 dB。输出端口的回波损耗和隔离度从3 GHz~12.7 GHz均大于10 dB。高频的带外抑制在14.2 GHz时达到20 dB。

    标签: 超宽带 功率分配器

    上传时间: 2013-11-08

    上传用户:1966649934

  • 低功率LED应用中的电源调节、能量变换和负载控制

    低功率LED设计的挑战在于实现由监管标准设定的电源调节、 由监管标准指导的能量变换以及通常由市场接受度设定的有效负载控制(其中包括调光保真度)这三者的平衡。 FL7730和FL7732能较好地取得这种平衡,用一个电路即可执行全部三项功能。

    标签: LED 低功率 电源 变换

    上传时间: 2013-11-13

    上传用户:cherrytree6

  • 电传动车辆用高功率锂离子电池性能分析研究

    为研究功率型锂离子电池性能,对某35 Ah功率型锂离子电池单体进行了充放电特性试验和分析,由此获得功率型电池在不同温度和不同倍率下的充放电特性、内阻特性和温升特性。研究结果表明,低温下电池的充放电内阻较大,充放电性能衰减显著;常温下电池的内阻较小,充放电温升较小,大电流充放电的容量稳定性好,质量比能量高,作为电传动车辆主要或辅助动力源具有良好的应用前景。

    标签: 电传 性能分析 高功率 锂离子电池

    上传时间: 2013-11-13

    上传用户:清风冷雨