虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

分频设计

  • 基于FPGA和超声波的虚拟电子琴设计

    介绍了一种以FPGA为核心控制部件、运用超声波测距技术在空间中形成虚拟琴键,使用分频方式实现7个音阶的虚拟电子琴。经过ModelSim仿真测试与实物调试,该电子琴能较好地实现音乐弹奏功能,结构简单,娱乐性强,具有一定的市场推广价值。

    标签: FPGA 超声波 虚拟电子琴

    上传时间: 2013-10-31

    上传用户:喵米米米

  • 基于FPGA和超声波的虚拟电子琴设计

    介绍了一种以FPGA为核心控制部件、运用超声波测距技术在空间中形成虚拟琴键,使用分频方式实现7个音阶的虚拟电子琴。经过ModelSim仿真测试与实物调试,该电子琴能较好地实现音乐弹奏功能,结构简单,娱乐性强,具有一定的市场推广价值。

    标签: FPGA 超声波 虚拟电子琴

    上传时间: 2013-11-22

    上传用户:问题问题

  • 基于FPGA和超声波的虚拟电子琴设计

    介绍了一种以FPGA为核心控制部件、运用超声波测距技术在空间中形成虚拟琴键,使用分频方式实现7个音阶的虚拟电子琴。经过ModelSim仿真测试与实物调试,该电子琴能较好地实现音乐弹奏功能,结构简单,娱乐性强,具有一定的市场推广价值。

    标签: FPGA 超声波 虚拟电子琴

    上传时间: 2013-11-09

    上传用户:hanwu

  • 一种用EPROM实现的天线方位比较电路

    本文介绍了实现天线方位码可停在任意角度的实际电路设计,该设计采用数值大小比较器比较模拟天线方位与EPROM全译码送出的二进制数据(即利用拨码开关设定的数据作为控制输入的角度)。当需要比较的数据达到一致时,便控制了模拟天线即555振荡器脉冲到分频计数器的输入,分频计数器停止计数,天线停在拨码开关设定的角度,这里实际电路角度控制精确度为1度,如果需要提高精确度,只是增加位数,基本方法不变。

    标签: EPROM 天线 比较电路

    上传时间: 2014-07-25

    上传用户:digacha

  • 在数字电路中

    在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号时非常重要的。

    标签: 数字电路

    上传时间: 2015-04-22

    上传用户:电子世界

  • 1.高精度数字秒表(0.01秒的vhdl语言实现) 2.具有定时

    1.高精度数字秒表(0.01秒的vhdl语言实现) 2.具有定时,暂停,按键随机存储,翻页回放功能; 3.对30M时钟分频产生显示扫描时钟 4.精度高达0.01s,并且可以通过改变主频来更改分频比和记数间隔,可控性高。 5.模块化设计,其中的许多函数可以成为vhdl语言的通用经典例子(包含分频电路设计,动态扫描时钟设计,译码电路设计,存储器设计,存储回放显示设计)

    标签: 0.01 vhdl 高精度 数字秒表

    上传时间: 2015-08-16

    上传用户:waitingfy

  • 在数字电路中

    在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。

    标签: 数字电路

    上传时间: 2015-08-25

    上传用户:wangchong

  • 蜂鸣器实验 向蜂鸣器发送一定频率的方波可以使蜂鸣器发出相应的音调

    蜂鸣器实验 向蜂鸣器发送一定频率的方波可以使蜂鸣器发出相应的音调,该实验通过设计一个状 态机和分频器使蜂鸣器发出“多来咪发梭拉西多”的音调。

    标签: 蜂鸣器 实验 发送 定频

    上传时间: 2013-12-25

    上传用户:athjac

  • VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写

    VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写, 意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容是在简要介绍了VHDL语言的一些基本语法和概念后,进一步应用VHDL,在MAX+plusII 的环境下设计一个电子钟,最后通过仿真出时序图实现预定功能。电子钟的时间显示用到了七段数码管(或称七段显示器)的电路设计,内部的时间控制输出则用到了各种设计,包括:加法计数器,扫描电路,控制秒、分、时的分频电路,各种数制的转换。

    标签: Description Integrated Hardware Language

    上传时间: 2016-03-08

    上传用户:hwl453472107

  • 利用verilog语言

    利用verilog语言,设计分频器,很不错的参考资料

    标签: verilog 语言

    上传时间: 2013-12-03

    上传用户:685