虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

准谐振反激控制器

  • 基于网络接口技术风光互补控制器系统的设计

    设计了一种基于网络接口技术的风光互补控制器系统 通过网络接口协议转换器实现转换为进而实现接入

    标签: 网络 接口技术 控制器系统 风光互补

    上传时间: 2014-12-28

    上传用户:zaocan888

  • 一种快速的三维点云自动配准方法

    采用主成分分析方法(PCA)定义了简单的数学模型和轴向确定方法等来实现配准。大量实验证明,算法能够快速实现任意形状、大小及位置的两片点云配准。

    标签: 自动配准

    上传时间: 2013-10-12

    上传用户:13215175592

  • 精准农业无线传感器网络

    设计并实现精准农业无线传感器网路,用于监测农作物生长环境。用高性能、超低功耗单片机MSP430F149设计温湿度和光照强度传感器节点;用高性能32位ARM处理器LM3S6918设计汇聚节点,采用无线射频器件CC1000实现数据的无线收发;针对汇聚节点能量不限的特点,改进传统MAC协议,提出并实现了一种新的MAC层通信协议。实验证明,该网络具有生命周期长、稳定性好的优点,可以满足精准农业的环境监测要求。

    标签: 农业 无线传感器网络

    上传时间: 2013-11-25

    上传用户:kinochen

  • 通信电子电路谐振功率放大器

    谐振功率放大器

    标签: 通信电子 电路 放大器 谐振功率

    上传时间: 2014-01-26

    上传用户:Amygdala

  • 基于UKF的组网雷达误差配准方法研究

    针对多目标情况下雷达组网的误差配准问题,提出了一种基于不敏卡尔曼滤波(Unscented Kalman Filter,UKF)和最优压缩的系统偏差稳健估计方法。该算法将目标的运动状态和传感器系统偏差组合在同一状态方程中,构建扩维的系统偏差动态方程,接着采用UKF的方法对目标状态和系统偏差进行联合估计。然后通过对多个估计结果的进一步融合,最终得到较高精度的系统偏差估计。仿真结果表明,该算法可以有效地实现多目标情况下的误差配准。

    标签: UKF 组网 方法研究 雷达

    上传时间: 2013-11-24

    上传用户:guojin_0704

  • 一种点对点高速通信控制器的设计与实现

    为了提高CPU模块之间的点对点通信速率,通过对以太网控制器MAC的研究,设计出一种点对点高速通信控制器。该控制器是基于媒体无关接口MII和以太网收发器的点对点高速通信控制器。利用VHDL语言编写该控制器的相关代码,使用MAXPLUSⅡ对该控制器的数据发送和数据接收进行仿真,并在实验室样机上进行实现。仿真结果和实验结果表明这种点对点高速通信控制器的设计方法是可行的。

    标签: 点对点 控制器 高速通信

    上传时间: 2013-11-09

    上传用户:zhangxin

  • 基于BP神经网络的PID控制器参数优化方法

     针对传统PID控制系统参数整定过程存在的在线整定困难和控制品质不理想等问题,结合BP神经网络自学习和自适应能力强等特点,提出采用BP神经网络优化PID控制器参数。其次,为了加快BP神经网络学习收敛速度,防止其陷入局部极小点,提出采用粒子群优化算法来优化BP神经网络的连接权值矩阵。最后,给出了PSO-BP算法整定优化PID控制器参数的详细步骤和流程图,并通过一个PID控制系统的仿真实例来验证本文所提算法的有效性。仿真结果证明了本文所提方法在控制品质方面优于其它三种常规整定方法。

    标签: PID BP神经网络 控制器 参数优化

    上传时间: 2014-03-21

    上传用户:diets

  • Ovation控制器及控制组态

    电子发烧友网为大家提供了Ovation控制器及控制组态培训教程,希望对您有所帮助!

    标签: Ovation 控制器 控制 组态

    上传时间: 2014-11-26

    上传用户:pkkkkp

  • 用ComPort实现PC机和伺服控制器的串行通信

    为了实现一个伺服控制器的上位机(工控机)与下位机(MCU)间的串口通信,采用Delphi编写图形用户界面,利用ComPort控件库进行编程,降低了编程难度和工作量。文中给出了部分关键代码,最后给出了实例程序和演示结果。实验证明此方案可行,满足了系统的要求。

    标签: ComPort PC机 伺服控制器 串行通信

    上传时间: 2014-03-28

    上传用户:781354052

  • 基于FPGA的10M/100M以太网控制器的设计

    介绍了一种10M/ 100M 以太网控制器的实现方法,该控制器以FIFO 作为帧缓存,通过程序设计实现10M/ 100M 自适应,设计中采用WS 接口,提高了设计的灵活行,可以实现与其他SOC 的互连[1 ] ,该设计采用VerilogHDL 硬件描述语言编程,基于ISE 开发环境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上实现。关键词:以太网MAC;10M/ 100M; FPGA ;VerilogHDL

    标签: FPGA 100 10 以太网控制器

    上传时间: 2013-10-18

    上传用户:liglechongchong