欢迎来到虫虫开发者社区 — 百万工程师技术资源

基于FPGA的10M/100M以太网控制器的设计

通信网络 280 K 109 次下载

资源详细信息

文件格式
PDF
文件大小
280 K
资源分类
上传者
发布时间
下载统计
109
所需积分
2 积分

基于FPGA的10M/100M以太网控制器的设计 - 资源详细说明

介绍了一种10M/ 100M 以太网控制器的实现方法,该控制器以FIFO 作为帧缓存,通
过程序设计实现10M/ 100M 自适应,设计中采用WS 接口,提高了设计的灵活行,可以实现与其他SOC 的互连[1 ] ,该设计采用VerilogHDL 硬件描述语言编程,基于ISE 开发环境,在Xilinx 公司的Spartan2 Ⅲ系列FPGA XC3S1000242FT256C 上实现。
关键词:以太网MAC;10M/ 100M; FPGA ;VerilogHDL

立即下载 基于FPGA的10M/100M以太网控制器的设计

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

下载说明与使用指南

下载说明

  • 本资源需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传功能
  • 资源永久有效可用

使用说明

  • 下载后使用解压软件解压
  • 推荐使用 WinRAR 或 7-Zip
  • 如有密码请查看资源说明
  • 解压后即可正常使用

积分获取方式

  • 上传优质资源获得积分
  • 每日签到免费领取积分
  • 邀请好友注册获得奖励
  • 查看详情 →

相关技术标签

点击标签浏览更多相关通信网络资源:

相关通信网络资源推荐