虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

共模<b>抑制</b>比

  • 电源滤波设计精华

    找一块电源仔细看一下,在电源部分中,跨接L-N之间的小方块(单位是μF)电容就是X电容,通常在是电源入口的第一个;同样,在电源部分的跨接L-PE和N-PE之间的蓝色的安规电容(单位pF)就是Y电容,通常是成对出现的。   或者你可以形象的看,X电容具有2个输入端,2个输出端,很象X;Y电容具有一个输入端,一个输出端以及一个公共的大地,很象一个Y   没有什么概念的,一个在差模回路上,一个在共模回路上,X、Y的名称纯粹是一个称呼,就象是X和Y轴一样   X电容主要用于流电源线路中,此时当电容失时不致产生线间放电。X电容器的测试条件是:在交流电压的有效值*1.5的电压下工作100Hour;再加上1KV的高压测试。Y电容器在一旦失效会导致放电危险(尤其是对外壳)时是强制使用的。Y类型电容器的测试条件是:在交流电压的有效值*1.7的电压下工作100Hour,加上2KV高压测试。如果电容器用于不接地的II类产品中,则要增加至4KV。

    标签: 电源 滤波设计

    上传时间: 2013-10-24

    上传用户:1583264429

  • 基于合成扼流圈的开关电源EMI滤波器设计

    摘要:为改善传统EMI滤波器的滤波性能,分析并采用了合成扼流圈来替代传统分立扼流圈,并根据滤波器阻抗失配原理,通过分析LISN网络与噪声源的阻抗特性,分别对共差模等效电路进行分析与设计,提出了基于合成扼流圈的开关电源EMI滤波器设计方法。试验结果证明,此方法是有效的,并已成功地应用在燃料电池轿车用DC/DC变换器的控制电路板设计中。关键词:开关电源;电磁干扰;合成扼流圈;共模电感

    标签: EMI 合成 扼流圈 开关电源

    上传时间: 2013-10-17

    上传用户:邶刖

  • 80C51特殊功能寄存器地址表

    /*--------- 8051内核特殊功能寄存器 -------------*/ sfr ACC = 0xE0;             //累加器 sfr B = 0xF0;  //B 寄存器 sfr PSW    = 0xD0;           //程序状态字寄存器 sbit CY    = PSW^7;       //进位标志位 sbit AC    = PSW^6;        //辅助进位标志位 sbit F0    = PSW^5;        //用户标志位0 sbit RS1   = PSW^4;        //工作寄存器组选择控制位 sbit RS0   = PSW^3;        //工作寄存器组选择控制位 sbit OV    = PSW^2;        //溢出标志位 sbit F1    = PSW^1;        //用户标志位1 sbit P     = PSW^0;        //奇偶标志位 sfr SP    = 0x81;            //堆栈指针寄存器 sfr DPL  = 0x82;            //数据指针0低字节 sfr DPH  = 0x83;            //数据指针0高字节 /*------------ 系统管理特殊功能寄存器 -------------*/ sfr PCON  = 0x87;           //电源控制寄存器 sfr AUXR = 0x8E;              //辅助寄存器 sfr AUXR1 = 0xA2;             //辅助寄存器1 sfr WAKE_CLKO = 0x8F;        //时钟输出和唤醒控制寄存器 sfr CLK_DIV  = 0x97;          //时钟分频控制寄存器 sfr BUS_SPEED = 0xA1;        //总线速度控制寄存器 /*----------- 中断控制特殊功能寄存器 --------------*/ sfr IE     = 0xA8;           //中断允许寄存器 sbit EA    = IE^7;  //总中断允许位  sbit ELVD  = IE^6;           //低电压检测中断控制位 8051

    标签: 80C51 特殊功能寄存器 地址

    上传时间: 2013-10-30

    上传用户:yxgi5

  • AVR单片机数码管秒表显示

    #include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,

    标签: AVR 单片机 数码管

    上传时间: 2013-10-21

    上传用户:13788529953

  • RS-485的传输线如何合理屏蔽

    RS-485的传输线如何合理屏蔽为了减少电磁耦合,防止大的共模干扰损坏器件,传输线最好加屏蔽。屏蔽接法如下,其中电容为几μF。

    标签: 485 RS 传输线

    上传时间: 2013-10-15

    上传用户:momofiona

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-11-06

    上传用户:smallfish

  • PCB叠层阻抗工具Si8000破解版下载

    资料介绍说明: si8000m破解版带破解文件crack si8000m是全新的边界元素法场效解算器,建立在我们熟悉的早期POLAR阻抗设计系统易用使用的用户界面之上。si8000m增加了强化建模技术,可以预测多电介质PCB的成品阻抗,同时考虑了密集差分结构介电常数局部变化。 建模时常常忽略了便面图层,si8000m模拟图层与表面线路之间的阻焊厚度。这是一种更好的解决方案,可根据电路板采用的特殊阻焊方法进行定制。新的si8000m还提取偶模阻抗和共模阻抗。(偶模阻抗是党俩条传输线对都采用相同量值,相同级性的信号驱动,传输线一边的特性阻抗.)在USB2.0和LVDS等高速系统中,越来越需要控制这些特征阻抗。

    标签: 8000 PCB Si 叠层

    上传时间: 2013-11-05

    上传用户:古谷仁美

  • PCB叠层阻抗工具Si8000破解版下载

    资料介绍说明: si8000m破解版带破解文件crack si8000m是全新的边界元素法场效解算器,建立在我们熟悉的早期POLAR阻抗设计系统易用使用的用户界面之上。si8000m增加了强化建模技术,可以预测多电介质PCB的成品阻抗,同时考虑了密集差分结构介电常数局部变化。 建模时常常忽略了便面图层,si8000m模拟图层与表面线路之间的阻焊厚度。这是一种更好的解决方案,可根据电路板采用的特殊阻焊方法进行定制。新的si8000m还提取偶模阻抗和共模阻抗。(偶模阻抗是党俩条传输线对都采用相同量值,相同级性的信号驱动,传输线一边的特性阻抗.)在USB2.0和LVDS等高速系统中,越来越需要控制这些特征阻抗。

    标签: 8000 PCB Si 叠层

    上传时间: 2013-11-16

    上传用户:jiangfire

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml

  • 电路板布局原则

    电路板布局………………………………………42.1 电源和地…………………………………………………………………….42.1.1 感抗……………………………………………………………………42.1.2 两层板和四层板………………………………………………………42.1.3 单层板和二层板设计中的微处理器地……………………………….42.1.4 信号返回地……………………………………………………………52.1.5 模拟数字和高压…………………………………………………….52.1.6 模拟电源引脚和模拟参考电压……………………………………….52.1.7 四层板中电源平面因该怎么做和不应该怎么做…………………….52.2 两层板中的电源分配……………………………………………………….62.2.1 单点和多点分配……………………………………………………….62.2.2 星型分配………………………………………………………………62.2.3 格栅化地……………………………………………………………….72.2.4 旁路和铁氧体磁珠……………………………………………………92.2.5 使噪声靠近磁珠……………………………………………………..102.3 电路板分区………………………………112.4 信号线……………………………………………………………………...122.4.1 容性和感性串扰……………………………………………………...122.4.2 天线因素和长度规则………………………………………………...122.4.3 串联终端传输线…………………………………………………..132.4.4 输入阻抗匹配………………………………………………………...132.5 电缆和接插件……………………………………………………………...132.5.1 差模和共模噪声……………………………………………………...142.5.2 串扰模型……………………………………………………………..142.5.3 返回线路数目……………………………………..142.5.4 对板外信号I/O的建议………………………………………………142.5.5 隔离噪声和静电放电ESD ……………………………………….142.6 其他布局问题……………………………………………………………...142.6.1 汽车和用户应用带键盘和显示器的前端面板印刷电路板………...152.6.2 易感性布局…………………………………………………………...15

    标签: 电路板 布局

    上传时间: 2013-10-19

    上传用户:HGH77P99