菜鸟板的时钟 第一次学51\r\n师兄们帮小弟看看 还有很多要改进的地方
上传时间: 2013-09-25
上传用户:23333
在LCD1602上实时显示时钟,温度,湿度,系统运行时间。利用ds18b20检测当前温度,通过和设定参数的比较,给ISD1420发出报警脉冲,通过功率放大器LM386 驱动喇叭报警。
上传时间: 2013-09-27
上传用户:菁菁聆听
采用了51单片机和128x64的LCD--12864的电子时钟,具有走时、调时、调星期,经过简单的扩展后还具有闹铃、农历、秒表功能。
上传时间: 2013-09-29
上传用户:独孤求源
压控振荡器(可编程时钟振荡器)
上传时间: 2013-10-30
上传用户:cmc_68289287
时钟及定时指南-德州仪器
上传时间: 2013-10-08
上传用户:kao21
多时钟域的异步信号的参考解决
上传时间: 2013-11-06
上传用户:极客
提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号频率达到1 GHz,可以广泛应用到各种数字电路设计中。
上传时间: 2013-10-18
上传用户:123456wh
如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。
上传时间: 2014-12-23
上传用户:dreamboy36
时钟抖动时域分析(下):
上传时间: 2013-11-18
上传用户:rocketrevenge
使用时钟PLL的源同步系统时序分析一)回顾源同步时序计算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解释以上公式中各参数的意义:Etch Delay:与常说的飞行时间(Flight Time)意义相同,其值并不是从仿真直接得到,而是通过仿真结果的后处理得来。请看下面图示:图一为实际电路,激励源从输出端,经过互连到达接收端,传输延时如图示Rmin,Rmax,Fmin,Fmax。图二为对应输出端的测试负载电路,测试负载延时如图示Rising,Falling。通过这两组值就可以计算得到Etch Delay 的最大和最小值。
上传时间: 2013-11-05
上传用户:VRMMO