异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2013-08-08
上传用户:13817753084
FPGA之间的LVDS传输,采用serdes接口,传输速率达到400m
上传时间: 2013-08-09
上传用户:hoperingcong
ARM处理器和FPGA在数据传输中的应用与研究
上传时间: 2013-08-15
上传用户:我干你啊
采用Altera公司的FPGA芯片,在MAX+plus II软件平台上实现多路HDLC电路
上传时间: 2013-08-16
上传用户:ommshaggar
一个关于4CAN卡的硬件程序,用VHDL编写.就是4路CAN总线
上传时间: 2013-08-20
上传用户:jiiszha
多路18b20测温显示系统,可同时测量n个第三18b20
上传时间: 2013-08-21
上传用户:zhangchu0807
cpld max7128s控制3路AD7472采样,希望对大家有帮助。
上传时间: 2013-08-22
上传用户:hn891122
介绍如何用FPGA实现网络视频传输的设计论文,很有参考价值。
上传时间: 2013-08-22
上传用户:jisujeke
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-08-28
上传用户:asdfasdfd
这是一款USB接口ISP1582器件实现DMA传输的辅助电路的硬件设计源代码
上传时间: 2013-09-05
上传用户:1142895891