一个可以产生程序序列号的VC源码,自己测试过,可以用/
标签: 程序 序列号 源码 测试
上传时间: 2015-07-18
上传用户:372825274
Verilog HDL语言编写的5分频电路。采用两路时钟相逻辑作用产生。
标签: Verilog HDL 语言 编写
上传用户:yulg
在matlab下产生m序周期,初态,特征式可以在主程序中自己设计.
标签: matlab 周期 特征 程序
上传时间: 2014-01-15
上传用户:569342831
产生一个满足泊松分布的随机序列信号。用于通信系统的信源部分
标签: 泊松 分布 信号 信源
上传时间: 2015-07-21
上传用户:秦莞尔w
基于uPSD3334单片机pwm波形产生程序,频率可调,占空比可调。可同时产生三路PWM波形。在电力电子中有极好的应用。使用Kerl开发环境
标签: uPSD 3334 pwm 单片机
上传时间: 2014-01-09
上传用户:ywqaxiwang
演示了如何正确产生ucos2的滴答中断,以便于顺利移植ucos2到44b0上.对于ucos2初学者很有参考价值.
标签: ucos2 44b0 正 中断
上传用户:zhliu007
关于产生均匀分布和标准正态分布的随机变量的VC程序
标签: 分布 标准 正 随机变量
上传用户:comua
素数因子产生器:该程序能生成prime factor
标签: factor prime 产生器 程序
上传时间: 2015-07-22
上传用户:Divine
一个正二十面体通过迭代产生(star)星形的漂亮的工程,需要glut
标签: star glut 正 工程
上传用户:zhengjian
本程序实现不同频率时钟的产生及其相互转化
标签: 程序 时钟 频率 转化
上传时间: 2013-12-20
上传用户:270189020