adi串行AD AD9229的控制使用ISE平台 Verilog语言\r\n
上传时间: 2013-08-19
上传用户:1417818867
异步通信串行口设计实例,很实用。比较经典。
上传时间: 2013-08-20
上传用户:gundamwzc
大容量FPGA数据的EEPROM串行加载
上传时间: 2013-08-23
上传用户:GeekyGeek
FPGA控制串行AD(AD0804),状态机实现,可以根据该程序实现数字电压计,数字温度计的设计
上传时间: 2013-08-24
上传用户:jiiszha
PCI是一种高性能的局部总线规范,可实现各种功能标准的PCI总线卡。本文简要介绍了PCI总线的特点、信号与命令,提出了一种利用高速FPGA实现PCI总线接口的设计方案。\r\n
上传时间: 2013-08-30
上传用户:brain kung
基于FPGA的PCI总线接口的设计方案\r\n~!
上传时间: 2013-09-01
上传用户:heart520beat
CPLD与8051的总线接口的VHDL设计源码,包括原理图,VHDL语言的源程序,仿真波形,设计的详细说明
上传时间: 2013-09-01
上传用户:bpgfl
基于FPGA的串行通信UART控制器,采用VHDL语言编写,包含多个子模块。\r\n在ISE或FPGA的其它开发环境下新建一个工程,然后将文档中的各个模块程序添加进去,即可运行仿真。源程序已经过本人的仿真验证。
上传时间: 2013-09-03
上传用户:xieguodong1234
用VHDL语言在CPLD上实现串行通信
上传时间: 2013-09-06
上传用户:q3290766
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。
上传时间: 2013-09-06
上传用户:zhuimenghuadie