代码搜索:时钟提取
找到约 10,000 项符合「时钟提取」的源代码
代码结果 10,000
www.eeworm.com/read/451717/7457521
i 外部中断int0例子.i
/***************************************************
CodeWizardAVR V1.24.8d Professional
//PD2插上跳线帽/PD3插上跳线帽/PC插上跳线帽,其他的开路
//使用内部时钟
//按动SW按键就可以打开/关闭蜂鸣器
//本例子没有考虑太多的按键防抖动功能
**********************
www.eeworm.com/read/451717/7457523
c 外部中断in__.c
/***************************************************
CodeWizardAVR V1.24.8d Professional
//PD2插上跳线帽/PD3插上跳线帽/PC插上跳线帽,其他的开路
//使用内部时钟
//按动SW按键就可以打开/关闭蜂鸣器
//本例子没有考虑太多的按键防抖动功能
**********************
www.eeworm.com/read/451717/7457526
c~ 外部中断int0例子.c~
/***************************************************
CodeWizardAVR V1.24.8d Professional
//PD2插上跳线帽/PD3插上跳线帽/PC插上跳线帽,其他的开路
//使用内部时钟
//按动SW按键就可以打开/关闭蜂鸣器
//本例子没有考虑太多的按键防抖动功能
**********************
www.eeworm.com/read/451717/7457527
c 外部中断int0例子.c
/***************************************************
CodeWizardAVR V1.24.8d Professional
//PD2插上跳线帽/PD3插上跳线帽/PC插上跳线帽,其他的开路
//使用内部时钟
//按动SW按键就可以打开/关闭蜂鸣器
//本例子没有考虑太多的按键防抖动功能
**********************
www.eeworm.com/read/446657/7571992
txt pcf8563.txt
;**************************定义PCF8563芯片端口*****************************
SCK EQU P1.1 ;定义P1.0为I2C总线的时钟线
SDA EQU P1.0 ;定义P1.1为I2C总线的数据线
;************************定义按键位******
www.eeworm.com/read/445804/7589975
c pwm2.c
/////////PCA CEX0为50HZ PWM 输出模式,PCA时钟为外部输入//////////////
/////////PWM2.c//////////////////////////
#include
#define T3RUN temppage=SFRPAGE;SFRPAGE=0x01;TR3=1;SFRPAGE=temppage
#define
www.eeworm.com/read/435170/7795986
c 8-isd4004.c
#include
sbit SS=P1^0; //片选
sbit SCLK=P1^1; //ISD4004时钟
sbit MOSI=P1^2; //数据输入
sbit MISO=P1^3; //数据输出
sbit LED=P1^7;
www.eeworm.com/read/434873/7800609
v fangbo.v
//方波产生模块:fangbo.v
`timescale 1ns/1ns
module fangbo(clk,address,qfangbo);
input clk; //系统时钟
input [9:0]address; //10位地址输入信号
output [8:0] qfangbo; //输出方波幅度信号
reg[8:0] q
www.eeworm.com/read/434873/7800611
v counter.v
//地址计数模块:couter.v
`timescale 1ns/1ns
module counter(clk,data,address);
input clk; //声明系统时钟clk
input [23:0]data; //声明24位的频率控制字
output reg[9:0] address;
reg [23:0]phaseadder=24
www.eeworm.com/read/434873/7800616
v sinbo.v
//正弦波产生模块:sinbo.v
`timescale 1ns/1ns
module sinbo(clk,address,qsin);
input clk; //系统时钟
input [9:0]address; //10位地址输入信? wire [9:0]address;
output [8:0] qsin; //输出方