搜索结果
找到约 6,273 项符合
vhdl 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (3085)
- 技术资料 (1382)
- 其他 (200)
- 学术论文 (187)
- 教程资料 (166)
- 其他书籍 (122)
- 嵌入式/单片机编程 (91)
- 可编程逻辑 (86)
- 系统设计方案 (71)
- 单片机开发 (63)
- 书籍源码 (55)
- 软件设计/软件工程 (52)
- 电子书籍 (48)
- 教程资料 (47)
- 文章/文档 (31)
- 并行计算 (30)
- 技术书籍 (28)
- VIP专区 (27)
- VHDL/Verilog/EDA源码 (26)
- 汇编语言 (26)
- 通讯/手机编程 (23)
- 文件格式 (21)
- 中间件编程 (21)
- DSP编程 (20)
- 通讯编程文档 (19)
- 其他嵌入式/单片机内容 (19)
- 编译器/解释器 (17)
- 微处理器开发 (16)
- 源码 (15)
- 加密解密 (13)
- 压缩解压 (13)
- 精品软件 (13)
- 软件工程 (10)
- Linux/Unix编程 (10)
- 单片机编程 (9)
- 串口编程 (9)
- 数学计算 (9)
- matlab例程 (9)
- 邮电通讯系统 (9)
- 技术教程 (8)
- USB编程 (8)
- 书籍 (7)
- FPGA (7)
- 电子书籍 (7)
- 数据结构 (6)
- EDA相关 (5)
- 开发工具 (5)
- 编辑器/阅读器 (5)
- *行业应用 (5)
- 接口技术 (4)
- 设计相关 (4)
- 操作系统开发 (4)
- ALTERA FPGA开发软件 (4)
- 模拟电子 (4)
- allegro (4)
- 驱动编程 (4)
- 教育系统应用 (4)
- 其他行业 (4)
- 交通/航空行业 (4)
- 教程 (3)
- C/C++语言编程 (3)
- 行业应用文档 (3)
- 其他文档 (3)
- 实用工具 (3)
- 并口编程 (3)
- MacOS编程 (3)
- 论文 (2)
- 仿真技术 (2)
- 教材/考试/认证 (2)
- 单片机相关 (2)
- 嵌入式综合 (2)
- FPGA (2)
- 技术管理 (2)
- VC书籍 (2)
- 行业发展研究 (2)
- 软件 (1)
- 电路图 (1)
- 笔记 (1)
- 应用设计 (1)
- 开发板 (1)
- 其他 (1)
- MAX+plusⅡ (1)
- PCB相关 (1)
- uCOS编程 (1)
- 无线通信 (1)
- Linux/uClinux/Unix编程 (1)
- 存储器技术 (1)
- 集成开发环境源码 (1)
- 资料/手册 (1)
- 测试测量 (1)
- 集成开发环境 (1)
- 通信网络 (1)
- 工控技术 (1)
- 教程资料 (1)
- Internet/网络编程 (1)
- Modem编程 (1)
- 多国语言处理 (1)
- CA认证 (1)
- 其他数据库 (1)
- 人工智能/神经网络 (1)
技术资料 基于FPGA技术的星载高速复接器设计
随着空间科学任务的增加,需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL语言和可编程门阵列FPGA技术,对多个信号源数据进行数据打包、信道选通调度 ...
技术资料 面向单片机接口的新型液晶显示控制
本课题设计开发的面向单片机接口的新型LCD显示控制器系统,改变了现有的LCD显示控制器硬件电路的设计结构,能实现更强大的控制功能。新的LCD显示控制器系统能实现定义前景、背景色功能;写前景/背景色功能(即可以一次写入8个点);多页同时显示功能,此功能可以很方便的实现弹出窗口、菜单等操作;同时能够实现对键盘的管理 ...
教程资料 CPLD设计实现智能机器小车主要完成寻迹功能等
智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作 ...
教程资料 基于FPGA的RS码译码器的设计
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
...
教程资料 基于FPGA的新型高性能永磁同步电机驱动系统设计
为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
可编程逻辑 基于FPGA的RS码译码器的设计
介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。
...
可编程逻辑 基于FPGA的新型高性能永磁同步电机驱动系统设计
为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
VHDL/FPGA/Verilog 智能机器小车主要完成寻迹功能
智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作 ...
软件设计/软件工程 l、设计用于竞赛的四人抢答器
l、设计用于竞赛的四人抢答器,功能如下:
(1) 有多路抢答器,台数为四;
(2) 具有抢答开始后20秒倒计时,20秒倒计时后无人抢答显示超时,并报警;
(3) 能显示超前抢答台号并显示犯规警报;
(4) 能显示各路得分,并具有加、减分功能;
2、系统复位后进入抢答状态,当有一路抢答键按下时,该路抢答信号将其余各路抢答封锁, ...
VHDL/FPGA/Verilog UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍U
UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL进行描述,并 ...