搜索结果

找到约 6,273 项符合 VHDL 的查询结果

按分类筛选

显示更多分类

技术资料 基于FPGA技术的星载高速复接器设计

随着空间科学任务的增加,需要处理的空间科学数据量激增,要求建立一个高速的空间数据连接网络.高速复接器作为空间飞行器星上网络的关键设备,其性能对整个空间数据网络的性能起着重要影响.该文阐述了利用先入先出存储器FIFO进行异步速率调整,应用VHDL语言和可编程门阵列FPGA技术,对多个信号源数据进行数据打包、信道选通调度 ...
https://www.eeworm.com/dl/912889.html
下载: 6
查看: 3131

技术资料 面向单片机接口的新型液晶显示控制

本课题设计开发的面向单片机接口的新型LCD显示控制器系统,改变了现有的LCD显示控制器硬件电路的设计结构,能实现更强大的控制功能。新的LCD显示控制器系统能实现定义前景、背景色功能;写前景/背景色功能(即可以一次写入8个点);多页同时显示功能,此功能可以很方便的实现弹出窗口、菜单等操作;同时能够实现对键盘的管理 ...
https://www.eeworm.com/dl/966206.html
下载: 1
查看: 4517

教程资料 CPLD设计实现智能机器小车主要完成寻迹功能等

智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作 ...
https://www.eeworm.com/dl/Protel/doc/18480.html
下载: 68
查看: 1086

教程资料 基于FPGA的RS码译码器的设计

介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。 ...
https://www.eeworm.com/dl/fpga/doc/32211.html
下载: 153
查看: 1113

教程资料 基于FPGA的新型高性能永磁同步电机驱动系统设计

为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
https://www.eeworm.com/dl/fpga/doc/32695.html
下载: 132
查看: 1108

可编程逻辑 基于FPGA的RS码译码器的设计

介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。 ...
https://www.eeworm.com/dl/kbcluoji/39025.html
下载: 58
查看: 1067

可编程逻辑 基于FPGA的新型高性能永磁同步电机驱动系统设计

为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定 ...
https://www.eeworm.com/dl/kbcluoji/40321.html
下载: 47
查看: 1104

VHDL/FPGA/Verilog 智能机器小车主要完成寻迹功能

智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作 ...
https://www.eeworm.com/dl/663/193782.html
下载: 140
查看: 1062

软件设计/软件工程 l、设计用于竞赛的四人抢答器

l、设计用于竞赛的四人抢答器,功能如下: (1) 有多路抢答器,台数为四; (2) 具有抢答开始后20秒倒计时,20秒倒计时后无人抢答显示超时,并报警; (3) 能显示超前抢答台号并显示犯规警报; (4) 能显示各路得分,并具有加、减分功能; 2、系统复位后进入抢答状态,当有一路抢答键按下时,该路抢答信号将其余各路抢答封锁, ...
https://www.eeworm.com/dl/684/393433.html
下载: 153
查看: 1167

VHDL/FPGA/Verilog UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍U

UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口.由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法, 实现了对UART的模块化设计.首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL进行描述,并 ...
https://www.eeworm.com/dl/663/465701.html
下载: 28
查看: 1091